版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、上海交通大學碩士學位論文USB2.0收發(fā)器物理層芯片電路設(shè)計姓名:羅培強申請學位級別:碩士專業(yè):電路與系統(tǒng)指導教師:戎蒙恬20061201ii信號的完整性。 其次,針對高速信號容易受到環(huán)境噪聲的干擾的特點,我們設(shè)計了可對信號電平的有效性進行檢測的差分信號電平包絡檢測器, 增強了高速信號對噪聲的抵抗能力,保證通信和控制的可靠性。另外USB2.0 協(xié)議要求收發(fā)器具有高速連接斷開檢測的功能,這實質(zhì)上也是一種信號電平包絡檢測器, 我們用相同的結(jié)
2、構(gòu)進行實現(xiàn), 增加了電路模塊的復用性。 最后,USB2.0 高速模式通信需要穩(wěn)定的時鐘進行數(shù)據(jù)恢復,本文在對鎖相環(huán)進行系統(tǒng)的研究分析后, 總結(jié)出減小鎖相環(huán)噪聲的設(shè)計原則,同時將傳統(tǒng)的單端控制 VCO 改進成雙端控制,設(shè)計了具有較好穩(wěn)定性的 8 相 480MHz 電荷泵鎖相環(huán)時鐘電路; 在此基礎(chǔ)上, 改進了基于數(shù)據(jù)邊緣滑動窗判決的過采樣數(shù)據(jù)恢復技術(shù), 有效地提高了高速模式數(shù)據(jù)恢復的正確性。 總體來說,USB 是一種通信接口協(xié)議,為了提供高
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- usb2.0收發(fā)器接口芯片設(shè)計
- usb2.0收發(fā)器高速模擬前端的電路設(shè)計
- usb2.0物理層接口芯片的數(shù)字設(shè)計和芯片驗證
- usb2.0收發(fā)器邏輯電路的asic設(shè)計
- usb2.0中物理層接口的設(shè)計
- 基于soc應用的usb2.0收發(fā)器ip設(shè)計
- usb2.0收發(fā)器時鐘發(fā)生pll及數(shù)據(jù)恢復dll設(shè)計
- 基于usb2.0收發(fā)器時鐘系統(tǒng)的高速鎖相環(huán)設(shè)計
- 畢業(yè)設(shè)計--usb2.0接口電路設(shè)計與編程
- usb2.0物理層中時鐘發(fā)生器和時鐘恢復電路的設(shè)計
- 100Base-TX物理層收發(fā)器設(shè)計.pdf
- usb2.0控制器芯片物理層數(shù)據(jù)處理模塊的研究
- pcie3.0物理層mac的電路設(shè)計
- 基于usb2.0的高速串行通信接口電路設(shè)計技術(shù)研究
- usb2.0外圍控制芯片的設(shè)計及其應用
- usb2.0協(xié)議層的實現(xiàn)
- DDR SDRAM物理層的SSTL接口電路設(shè)計.pdf
- HDMI接收端物理層電路設(shè)計與實現(xiàn).pdf
- 快速以太網(wǎng)物理層接收電路設(shè)計.pdf
- 應用于usb2.0的高速時鐘數(shù)據(jù)恢復電路設(shè)計
評論
0/150
提交評論