版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、河南農(nóng)業(yè)大學(xué)課程設(shè)計(jì)報(bào)告設(shè)計(jì)題目: 基于 VHDL 的數(shù)字秒表的設(shè)計(jì) 學(xué) 院: 專(zhuān) 業(yè): 電子信息科學(xué)與技術(shù) 班 級(jí): 學(xué) 號(hào): 姓 名: 電子郵件: 日 期: 成 績(jī):
2、 指導(dǎo)教師: 一、 一、 數(shù)字鬧鐘設(shè)計(jì)要求 數(shù)字鬧鐘設(shè)計(jì)要求:1.四個(gè)十進(jìn)制計(jì)數(shù)器:分別用來(lái)對(duì)百分之一秒、十分之一秒、秒和分進(jìn)行計(jì)數(shù);2.兩個(gè)六進(jìn)制計(jì)數(shù)器:用來(lái)分別對(duì)十秒和十分進(jìn)行計(jì)數(shù);3.分頻器;用來(lái)產(chǎn)生 100Hz 計(jì)時(shí)脈沖;4.顯示譯碼器:完成對(duì)顯示譯碼的控制。3、能夠完成清零、啟動(dòng)、保持(可以使用鍵盤(pán)或撥碼開(kāi)關(guān)置數(shù))功能。4、時(shí)、分、秒、百分之
3、一秒顯示準(zhǔn)確。二、 二、 實(shí)驗(yàn)?zāi)康模?實(shí)驗(yàn)?zāi)康模?、初步了解可編程邏輯器件(PLD)的基本原理;2、熟練掌握 MAX+PlusⅡ圖形編輯器、文本編輯器等不同的輸入設(shè)計(jì)方法,掌握EDA 的自頂向下(Top to Down)的模塊化設(shè)計(jì)思想;3、了解 VHDL 語(yǔ)言的語(yǔ)法、句法及結(jié)構(gòu),能看懂 VHDl 語(yǔ)言編寫(xiě)的程序,并能熟練運(yùn)用 MAX+PlusⅡ軟件對(duì)各個(gè)程序模塊進(jìn)行波形仿真;4、熟悉頂層電路的原理圖輸入法,能應(yīng)用 EDA 設(shè)計(jì)思想進(jìn)行
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- vhdl-數(shù)字秒表設(shè)計(jì)
- vhdl-數(shù)字秒表設(shè)計(jì)
- 基于vhdl秒表設(shè)計(jì)說(shuō)明書(shū)
- 基于fpga的數(shù)字秒表設(shè)計(jì)
- 基于fpga數(shù)字秒表設(shè)計(jì)
- 基于fpga數(shù)字秒表電路的設(shè)計(jì)
- 課程設(shè)計(jì)---vhdl秒表計(jì)時(shí)器
- 基于單片機(jī)的數(shù)字秒表設(shè)計(jì)
- 基于ise的數(shù)字秒表設(shè)計(jì)與仿真
- 基于fpgaverilog的數(shù)字式秒表設(shè)計(jì)
- 基于vhdl簡(jiǎn)易數(shù)字鐘設(shè)計(jì)
- 畢業(yè)設(shè)計(jì)---基于fpga的數(shù)字秒表的設(shè)計(jì)
- 基于單片機(jī)的數(shù)字秒表設(shè)計(jì)
- 基于FPGA數(shù)字秒表電路的設(shè)計(jì)定稿.doc
- 基于vhdl的數(shù)字鐘設(shè)計(jì)[開(kāi)題報(bào)告]
- 基于vhdl語(yǔ)言實(shí)現(xiàn)數(shù)字時(shí)鐘的設(shè)計(jì)
- 基于vhdl數(shù)字鐘的設(shè)計(jì)與分析
- 基于fpga的數(shù)字電子時(shí)鐘設(shè)計(jì)-vhdl
- 基于vhdl的數(shù)字時(shí)鐘論文
- 基于FPGA數(shù)字秒表電路的設(shè)計(jì)初稿.doc
評(píng)論
0/150
提交評(píng)論