基于FPGA的擴跳頻信號發(fā)送系統(tǒng)的研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著軍隊信息化建設的浪潮,我軍裝備了大量的數(shù)字化擴跳頻電臺,這些電臺為我軍在信息化戰(zhàn)場上的保密通信提供了保障。為滿足部隊開展基層級技術狀態(tài)檢查、中繼級巡修和基地級應急搶修時對擴跳頻電臺進行快速檢測的需求,需要一種便攜性好、性能可靠、使用方便和集成化的擴跳頻信號源,為電臺測試提供激勵信號。
  依據(jù)某機載擴跳頻體制電臺的測試指標要求,本文提出了一種基于FPGA的擴跳頻發(fā)送系統(tǒng)實現(xiàn)方案。在介紹擴跳頻系統(tǒng)的基本原理和數(shù)學模型的基礎上,給

2、出了其發(fā)送系統(tǒng)的實現(xiàn)框圖。對發(fā)送系統(tǒng)中的關鍵技術進行了研究,利用輔助工具分析了發(fā)送系統(tǒng)各個關鍵模塊的原理和性能。其中重點研究了寬間隔跳頻序列生成算法,針對傳統(tǒng)對偶頻帶法存在頻點間距范圍的限制和遺漏滿足寬間隔的頻率對的問題,對對偶頻帶法的處理思路進行了改進,提出了一種改進的對偶頻帶法。使用Matlab軟件進行了實例仿真驗證,驗證結果表明改進算法提升了寬間隔跳頻序列的抗干擾性能。
  在硬件方面確定了擴跳頻發(fā)送系統(tǒng)的硬件實現(xiàn)結構,并依

3、據(jù)系統(tǒng)的基帶系統(tǒng)在FPGA層次設計上將系統(tǒng)劃分為幾個重要的模塊;涉及到的主要模塊有卷積編碼模塊、交織編碼模塊、數(shù)據(jù)π/4-DQPSK調制模塊、跳頻序列生成模塊和AD9915控制等模塊。利用QuartusⅡ軟件開發(fā)工具設計、編程、調試和驗證了系統(tǒng)的各個模塊,并利用第三方仿真軟件Modelsim觀察了其中重要模塊的正弦信號輸出仿真圖,完成了發(fā)送系統(tǒng)的整體軟件設計。最后完成了擴跳頻發(fā)送系統(tǒng)的硬件電路設計,完成擴跳頻發(fā)送系統(tǒng)的PCB板制作和驗證

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論