基于衛(wèi)星授時的晶振馴服技術研究與實現.pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、晶振的時間頻率馴服技術是一種目前國內外普遍采用的時間同步和時間獲取方法,其主要應用數字鎖相環(huán)的控制技術,以晶振時間服從衛(wèi)星授時時間,從而得到高精度、高穩(wěn)定度的時鐘源。在硬件方面,針對以往采用單片機的馴服系統應用范圍不足的情況,采用了編程和擴展更為方便的FPGA芯片,簡化了硬件電路的設計,硬件PCB電路板僅包括FPGA芯片、恒溫晶體振蕩器、A/D轉換器、存儲器和各種接口,數字鎖相環(huán)的大部分功能在FPGA內部完成。在軟件方面,采用以FPGA

2、為基礎的SOPC系統,這是整個硬件電路的控制中心,創(chuàng)新性的采用了NiosⅡ軟核處理器并配置用戶自定義功能模塊單元,可以完成分頻倍頻、數字鑒相、延時等硬件功能,其中抽頭延遲線是保證時間精度的關鍵,每一級抽頭即時間數字轉換TDC的精度為426 ps,從而保證了整個系統ns級的精度。濾波鎖相環(huán)算法的設計是重中之重,考慮到系統噪聲比較復雜,提出了結合Kalman濾波和PI控制兩者優(yōu)勢的算法理論,用Matlab軟件仿真顯示處理噪聲的過程需要70n

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論