2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著社會的不斷發(fā)展和人們生活水平的不斷提高,傳統(tǒng)人工抄表系統(tǒng)已經(jīng)不能滿足現(xiàn)代人們的生活需要,智能抄表系統(tǒng)應(yīng)運(yùn)而生。遠(yuǎn)程抄表系統(tǒng)是利用計(jì)算機(jī)技術(shù)和通訊網(wǎng)絡(luò)技術(shù)實(shí)現(xiàn)電表數(shù)據(jù)管理的一種智能系統(tǒng),其系統(tǒng)功能強(qiáng),提高電表抄收效率和準(zhǔn)確度,已成為現(xiàn)代能源管理的發(fā)展趨勢。
  抄表器是遠(yuǎn)程抄表系統(tǒng)的核心部件之一,其主要功能包括:數(shù)據(jù)管理、通訊管理、時(shí)段管理、顯示管理等。本文采用可編程邏輯的方法設(shè)計(jì)抄表器中抄表電路,提出用FPGA方式實(shí)現(xiàn)抄表器的

2、設(shè)計(jì)。根據(jù)抄表器所需實(shí)現(xiàn)的數(shù)據(jù)管理、通訊管理、時(shí)段管理、顯示管理等功能需求,采用VerilogHDL語言對抄表器硬件電路進(jìn)行描述與設(shè)計(jì)。在抄表電路的設(shè)計(jì)過程中,采用模塊化編程思想,基于FPGA的雙積分型ADC,分別設(shè)計(jì)A/D系統(tǒng)電路模塊、計(jì)數(shù)系統(tǒng)電路模塊、存儲系統(tǒng)電路模塊、顯示系統(tǒng)電路模塊、通信系統(tǒng)電路模塊和時(shí)段設(shè)置系統(tǒng)電路模塊。仿真驗(yàn)證結(jié)果表明,本文設(shè)計(jì)遠(yuǎn)程抄表系統(tǒng)實(shí)現(xiàn)抄表電路基本功能,模擬信號轉(zhuǎn)換為數(shù)字信號,進(jìn)而進(jìn)行計(jì)數(shù)、存儲、顯示

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論