已閱讀1頁,還剩79頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、存儲測試技術是指對被測信號進行實時采集存儲,事后再將數(shù)據(jù)回讀處理的一種測試技術。隨著現(xiàn)代軍事技術的迅速發(fā)展,武器系統(tǒng)研制過程對存儲測試系統(tǒng)的性能要求也不斷提高。本文結合彈丸飛行姿態(tài)測試、侵徹加速度測試和沖擊波測試等應用場合的要求,提出了一種通用化采集存儲系統(tǒng)方案,具有重要的研究意義。
首先,本文對存儲測試系統(tǒng)的原理和發(fā)展現(xiàn)狀進行了詳細的調(diào)研。在此基礎上,結合不同應用場合的測試要求,提出了本系統(tǒng)的設計指標和總體方案。本系統(tǒng)選
2、用高性能FPGA作為控制核心,結合大容量Flash存儲器和高速可編程A/D轉(zhuǎn)換芯片,并可通過USB總線完成數(shù)據(jù)回讀。然后,本文對整個系統(tǒng)的軟硬件進行了詳細的設計。硬件方面,完成了核心控制電路、A/D轉(zhuǎn)換電路和存儲電路等部分設計,考慮了電磁兼容性和高可靠性設計要求,然后利用Verilog語言結合圖形設計方法完成了FPGA對各個模塊的控制邏輯設計。軟件方面,采用了片上可編程系統(tǒng)(SOPC)技術,在FPGA片內(nèi)組建了NiosⅡ軟核,并編寫了基
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速數(shù)據(jù)采集與存儲系統(tǒng).pdf
- 高速數(shù)據(jù)采集存儲系統(tǒng)設計.pdf
- 多路數(shù)據(jù)采集系統(tǒng)pcb
- 多路數(shù)據(jù)采集系統(tǒng).XLS
- 多路數(shù)據(jù)采集系統(tǒng).XLS
- 實用多路數(shù)據(jù)采集系統(tǒng)
- 高速數(shù)據(jù)采集與存儲系統(tǒng)設計.pdf
- 高速偏振圖像數(shù)據(jù)采集與存儲系統(tǒng).pdf
- 基于FPGA的多路數(shù)據(jù)采集系統(tǒng).pdf
- 多路數(shù)據(jù)采集系統(tǒng)設計方案
- 高速大容量數(shù)據(jù)采集存儲系統(tǒng)的設計.pdf
- 高速數(shù)據(jù)采集和存儲系統(tǒng)的研究與實現(xiàn).pdf
- 基于fpga的多路數(shù)據(jù)采集系統(tǒng)設計
- 多路數(shù)據(jù)采集系統(tǒng)畢業(yè)論文
- 多路數(shù)據(jù)采集系統(tǒng)課程設計
- 一種高速數(shù)據(jù)采集及存儲系統(tǒng)的研究.pdf
- 多路數(shù)據(jù)采集系統(tǒng)設計與實現(xiàn).pdf
- 多路數(shù)據(jù)采集系統(tǒng)畢業(yè)設計
- 基于USB接口的多路數(shù)據(jù)采集系統(tǒng).pdf
- 多路數(shù)據(jù)采集系統(tǒng)畢業(yè)設計
評論
0/150
提交評論