版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路制造工藝水平的進一步提高,數(shù)字信號處理的速度飛速發(fā)展,作為模擬域和數(shù)字域橋梁的模數(shù)轉換器(ADC),整機系統(tǒng)對其轉換速率和精度也提出了更高的要求。在中頻及射頻采樣下,超高速ADC廣泛應用于寬帶通信、儀器儀表、測試系統(tǒng)、雷達、軟件無線電等領域,具有重要的民用價值和戰(zhàn)略意義。常規(guī)的單核高速ADC結構經過國內外學者的多年研究,基礎理論和實現(xiàn)方法已較為完善,其轉換速率和精度難以跟隨制造工藝的發(fā)展而快速提高。
時間交織結構利
2、用時鐘分相技術,控制多個并聯(lián)的高速ADC交替工作,從而在保持ADC精度的同時實現(xiàn)ADC轉換速率的倍增。該方法是實現(xiàn)超高速模數(shù)轉換的有效方法之一,并聯(lián)的ADC個數(shù)越多,能實現(xiàn)的轉換速率越高。但是由于器件失配、芯片內溫度和應力分布不均等因素的影響,各通道的ADC間存在增益失配、失調失配、采樣時間失配和采樣帶寬失配等誤差,影響并制約超高速時間交織ADC的性能。同時,高速采樣時鐘的精度和多相時鐘的穩(wěn)定性也將對ADC的性能產生影響。針對上述問題,
3、本文進行了深入的研究和討論,包括通道間失配誤差的分析與校正,高速低抖動時鐘的設計,多相時鐘發(fā)生器的設計與校正和雙通道時間交織ADC的設計與物理實現(xiàn),主要的研究工作和創(chuàng)新如下:
1.通道間失配誤差的分析與校正:對通道 ADC間的失配誤差進行分析和討論,建立失配誤差模型,基于MATLAB仿真工具定性分析失配誤差的對ADC性能的影響。對于失調失配誤差和增益失配誤差,采用前臺和后臺相結合的均衡化技術對兩種誤差進行校正。而對于采樣時間失
4、配誤差,本文首先提出了一種全局時鐘采樣技術,利用全局時鐘采樣解決時鐘失配問題。隨后介紹了一種基于通道間數(shù)字輸出差值的自適應后臺校正算法,該方法利用數(shù)字域與模擬域相結合的方式,既減小了純數(shù)字式校正的硬件開銷,也降低了模擬電路的復雜度,為通道間的時鐘失配誤差校正提供了一種優(yōu)良的解決方案。在此基礎上,為了進一步擴展校正方法的適用頻率范圍,提出了一種基于導數(shù)的自適應校正技術。該技術通過數(shù)字輸出信號的導數(shù)來估算時鐘失配誤差,其準確度更高,在整個奈
5、奎斯特范圍內均可以有效檢測并校正時鐘失配誤差。
2.高速低抖動時鐘發(fā)生器的設計與實現(xiàn):針對納米工藝下低壓薄柵晶體管的漏電問題,建立了漏電模型,提出了一種電壓-電壓補償電路,減小晶體管漏電對電荷泵鎖相環(huán)輸出時鐘的貢獻。在此基礎上,設計了1.6 GHz的時鐘發(fā)生器,通過優(yōu)化環(huán)路穩(wěn)定性和環(huán)路噪聲,輸出時鐘抖動仿真結果為2.27 ps。
3.多相時鐘發(fā)生器的設計與實現(xiàn):基于延遲鎖相環(huán)技術設計了四相時鐘發(fā)生器,輸出時鐘頻率為4
6、00 MHz,占空比為50%。針對多相時鐘間的相位失配問題,提出了一種后臺自適應校正技術。該技術利用電荷泵和濾波電容檢測時鐘間的延遲時間誤差,并通過模擬緩沖器調節(jié)對應時鐘的延遲時間,從而實現(xiàn)時鐘間失配誤差的校正。在65 nm標準CMOS工藝下,進行了流片驗證,測試結果顯示延遲鎖相環(huán)正常鎖定,輸出時鐘正常,校正后輸出時鐘延遲時間從690 ps減小為630 ps,接近標準值625 ps,實現(xiàn)了時鐘間失配誤差的校正。
4.雙通道時間
7、交織ADC的設計與實現(xiàn):基于流水線ADC的功耗分析,確定12位800 MSPS ADC采用雙通道時間交織結構實現(xiàn),單通道ADC的級精度為2.5位。在運放的設計過程中,采用厚柵和薄柵MOSFET相結合的方式,提高運放的輸出擺幅和帶寬。芯片內還集成了帶隙基準偏置電路、低壓差分輸出接口電路(LVDS)、通道間失配誤差校正邏輯等功能模塊電路。在65 nm標準CMOS工藝下,進行了流片驗證,芯片面積為5×3 mm2,整體芯片功耗為1200 mW。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速時間交織模數(shù)轉換器數(shù)字校準技術研究.pdf
- 超高速高精度模數(shù)轉換器輸入網(wǎng)絡研究與設計.pdf
- 超高速折疊內插模數(shù)轉換器Simulink行為級建模.pdf
- 用于超高速時間交織A-D轉換器的時鐘電路設計.pdf
- 時間交織模數(shù)轉換器的后臺誤差校正方法研究.pdf
- 基于SiGe BiCMOS工藝的超高速模數(shù)轉換器關鍵技術的研究.pdf
- 超寬帶無線通信系統(tǒng)中低位寬超高速模數(shù)轉換器的設計.pdf
- 高速∑Δ模數(shù)轉換器的研究與實現(xiàn).pdf
- 高速逐次逼近模數(shù)轉換器研究與設計.pdf
- 高速低功耗模數(shù)轉換器研究與設計.pdf
- 高速BiCMOS模數(shù)轉換器的設計與仿真.pdf
- 時間交錯模數(shù)轉換器設計與校正研究.pdf
- 8位高速模數(shù)轉換器的設計與研究.pdf
- 高速低功耗模數(shù)轉換器的研究與設計.pdf
- 高速全并行模數(shù)轉換器的研究與設計.pdf
- 高速逐次逼近式模數(shù)轉換器研究與設計.pdf
- Σ-Δ模數(shù)轉換器的設計與研究.pdf
- 高速高精度模數(shù)轉換器研究.pdf
- 多通道時間交織模數(shù)轉換器的數(shù)字后臺校準算法研究.pdf
- 高速逐次逼近型模數(shù)轉換器研究與設計.pdf
評論
0/150
提交評論