

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著雷達(dá)和通信系統(tǒng)的迅速發(fā)展,人們對新一代頻率合成器和頻率合成方案都提出了更高的要求。在現(xiàn)代雷達(dá)、武器制導(dǎo)和電子系統(tǒng)等領(lǐng)域,具有高指標(biāo)的頻率合成器往往決定了該領(lǐng)域的技術(shù)成熟度。這些指標(biāo)主要體現(xiàn)在輸出頻率、頻率穩(wěn)定度、頻譜純度、可調(diào)頻率范圍和捷變頻速度等方面。因此,高性能的頻率合成器研究與實(shí)現(xiàn)極具理論和應(yīng)用價(jià)值。
LFMCW(線性調(diào)頻連續(xù)波)雷達(dá)以其高精度的測距與測速能力、低的發(fā)射功率和成熟的數(shù)字信號處理算法,正逐步成為短距離測
2、試?yán)走_(dá)的代表。傳統(tǒng)的產(chǎn)生LFMCW信號源的方法主要有:線性三角波電壓或鋸齒波電壓控制VCO(電壓控制振蕩器),或者采用SAWD(聲表面波器件)的色散延遲效應(yīng)產(chǎn)生LFMCW信號,后經(jīng)鎖相倍頻和功率放大到發(fā)射級。然而,現(xiàn)代LFMCW雷達(dá)對信號源的精度和時(shí)寬積等都提出了更苛刻的要求,傳統(tǒng)的模擬方法難以滿足。
近年來,數(shù)?;旌霞善骷目焖侔l(fā)展,使得研究高性能的頻率合成器變得更加靈活。國際上許多知名公司(如ADI、Hittite等)都
3、相繼推出了適合各種應(yīng)用的現(xiàn)代頻率合成器件,主要包括了直接數(shù)字頻率合成器(Direct Digital Synthesis)和鎖相環(huán)芯片(Phase Lock Loop)。
本文首先介紹了DDS和PLL技術(shù)的基本原理,并對DDS和PLL的相位噪聲和雜散以及DDS+PLL組合的性能進(jìn)行了分析,然后,結(jié)合DDS和PLL技術(shù)各自的特點(diǎn),靈活運(yùn)用了“DDS+PLL”技術(shù)的組合形式,實(shí)現(xiàn)了一款用于 X波段(8.624GHz)LFMCW雷達(dá)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DDS和PLL的掃頻信號源設(shè)計(jì).pdf
- LFMCW雷達(dá)信號源的設(shè)計(jì).pdf
- 基于DDS的雷達(dá)信號源設(shè)計(jì).pdf
- 基于DDS的雷達(dá)信號源前端設(shè)計(jì).pdf
- X波段信號源.pdf
- 基于DDS技術(shù)的程控信號源設(shè)計(jì).pdf
- DDS雷達(dá)信號源的性能分析和改進(jìn).pdf
- 基于DDS技術(shù)的實(shí)用信號源設(shè)計(jì).pdf
- 基于DDS技術(shù)的高精度信號源設(shè)計(jì).pdf
- 基于DDS技術(shù)的多波形信號源設(shè)計(jì).pdf
- 基于fpga的dds信號源設(shè)計(jì)
- 基于dds的信號源設(shè)計(jì)論文資料
- 基于DDS的高性能多模式雷達(dá)信號源.pdf
- 基于FPGA的DDS信號源的設(shè)計(jì).pdf
- 基于dds的信號源設(shè)計(jì)開題報(bào)告
- 基于dds的信號源設(shè)計(jì)開題報(bào)告
- 基于fpga的簡易dds信號源設(shè)計(jì)
- 基于dds信號源的設(shè)計(jì)[開題報(bào)告]
- 基于DDS和DPLL的捷變信號源設(shè)計(jì).pdf
- 基于dds信號源的設(shè)計(jì)[任務(wù)書]
評論
0/150
提交評論