2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著無線電技術(shù)的發(fā)展,對信號源的要求越來越高,頻率穩(wěn)定度、準確度以及使用的便捷性得同時兼顧。傳統(tǒng)的石英晶體振蕩器具有較好頻率穩(wěn)定度和準確度,但其頻率轉(zhuǎn)換不方便;LC振蕩器的頻率轉(zhuǎn)換方便,然而它的調(diào)頻輸出范圍較小,穩(wěn)定度和準確度都不理想,因而正逐漸被淘汰。為適應(yīng)穩(wěn)定度、準確度以及使用便捷性兼?zhèn)涞囊?,混合頻率合成器得到迅速發(fā)展。
  本文簡要介紹了混合頻率合成技術(shù)的基本理論及性能,并著重分析了頻率合成器的兩個關(guān)鍵指標(相位噪聲、雜散

2、)的產(chǎn)生與抑制方法;通過結(jié)合Σ-Δ調(diào)制技術(shù)來抑制由小數(shù)分頻帶來的噪聲,從而設(shè)計出快速調(diào)頻、高分辨率及高穩(wěn)定性的頻率源。本文提出了0.5~2.6GHz頻率源和550MHz和1150MHz點頻源的設(shè)計方案,對方案的可行性進行了理論計算、實驗仿真等論證;最終實現(xiàn)軟硬件的設(shè)計。設(shè)計采用PLL(Phase Locked Loop鎖相環(huán))+DDS(Direct Digital Synthesizer直接數(shù)字式頻率合成器)+PLL的電路結(jié)構(gòu),該結(jié)構(gòu)能

3、夠平衡DDS和PLL電路的優(yōu)缺點,實現(xiàn)較好的綜合技術(shù)指標。測試結(jié)果表明,該頻率源性能指標:頻率范圍500MHz~2600MHz,頻率步進1MHz,雜散≥55dBc(帶內(nèi)70%)、≥50dBc(帶內(nèi)85%),相位噪聲優(yōu)于指標要求的-80dBc/Hz@1kHz,達到-90dBc/Hz@1kHz。
  在硬件設(shè)計上采用模塊化設(shè)計思想,將電路按照功能拆分為:PLL電路、DDS電路等電路設(shè)計,簡化了電路設(shè)計并降低了調(diào)試難度,控制用MSP43

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論