2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、針對傳統(tǒng)通信系統(tǒng)仿真驗證模式的弊端,本課題提出了一種便攜式兩用數(shù)據(jù)分析存儲器的設計方法。它支持兩種數(shù)據(jù)類型。一種是不具有網(wǎng)絡幀結構的非網(wǎng)口數(shù)據(jù);一種是網(wǎng)絡多媒體數(shù)據(jù)。在 FPGA上編寫功能模塊,搭建兩條數(shù)據(jù)鏈路,對以上兩種類型的數(shù)據(jù)進行實時監(jiān)控,分析,采集和存儲操作,最后將其導入 SD card中。SD卡作為一種便攜式存儲器件,方便研發(fā)人員對數(shù)據(jù)的存儲、攜帶,也可以根據(jù)需要將SD卡中的數(shù)據(jù)導入 PC平臺對數(shù)據(jù)進行各種仿真驗證處理。

2、>  多媒體數(shù)據(jù)網(wǎng)絡傳輸具有數(shù)據(jù)量大、網(wǎng)絡帶寬占用量大等特點。FPGA外接 SDR SDRAM存儲器可以對結構較大的網(wǎng)絡數(shù)據(jù)包或是大量高速傳輸中的數(shù)據(jù)進行突發(fā)存儲操作。SDRAM控制器主要負責 FPGA內(nèi)部數(shù)據(jù)流的控制,采用分層狀態(tài)機的設計模式,實現(xiàn)主狀態(tài)機與具體操作狀態(tài)機的分離,結構清晰,減少了程序編寫的復雜性。
  軟件系統(tǒng)整體架構在 FPGA上搭建完成,分成兩條數(shù)據(jù)鏈路。非網(wǎng)口數(shù)據(jù)鏈路能夠針對大量高速傳輸中的數(shù)據(jù)進行速率匹配

3、、分析、采集和存儲操作;網(wǎng)口數(shù)據(jù)鏈路的測試數(shù)據(jù)源中包含了由流媒體服務器發(fā)送的網(wǎng)絡多媒體音視頻數(shù)據(jù),基于 FPGA對其進行分流提取,專門針對網(wǎng)絡多媒體數(shù)據(jù)進行實時的數(shù)據(jù)結構、數(shù)據(jù)速率的監(jiān)控,能夠通過程序對網(wǎng)絡數(shù)據(jù)包的幀頭、協(xié)議號等信息進行分析,監(jiān)控網(wǎng)絡中音視頻數(shù)據(jù)流量,并針對這種結構的數(shù)據(jù)包進行存儲采集,導入 SD卡,或在 PC平臺上進行實時監(jiān)控、播放或是仿真處理。
  本文采用 verilog硬件描述語言完成了對軟件系統(tǒng)中各功能模

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論