多核SoC存儲器設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩81頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、傳統(tǒng)單核架構(gòu)下,“存儲墻”問題已成為性能提升的瓶頸之一。異構(gòu)多核系統(tǒng)芯片系統(tǒng)中,數(shù)據(jù)的存儲、傳輸與交換需要更加高效的存儲架構(gòu),導(dǎo)致存儲與計算之間的矛盾更加突出。尤其在高密度計算類應(yīng)用中,轉(zhuǎn)置類運算占據(jù)較大比重,如何設(shè)計高效的轉(zhuǎn)置運算單元對SoC整體性能有重要作用。
  本文在基于二維網(wǎng)格NoC的多核SoC環(huán)境下,設(shè)計基于DDR2/DDR3存儲器的接口電路及轉(zhuǎn)置電路,研究實現(xiàn)高效的大矩陣轉(zhuǎn)置方法。
  論文的主要工作如下:

2、r>  1.設(shè)計實現(xiàn)基于包-電路連接協(xié)議的SDRAM接口電路。整體結(jié)構(gòu)由輸入信號處理模塊、輸出信號處理模塊、異步FIFO調(diào)用及DDR2/DDR3 SDRAM控制器組成,其中輸入與輸出信號處理模塊實現(xiàn)網(wǎng)絡(luò)包與存儲器時序的匹配,異步FIFO實現(xiàn)跨時鐘域的傳輸,DDR2/DDR3 SDRAM控制器將時序信號轉(zhuǎn)換成存儲器可以識別的信號,并發(fā)送到存儲器。
  2.設(shè)計一種基于分塊式轉(zhuǎn)置算法的的轉(zhuǎn)置簇。針對現(xiàn)有矩陣轉(zhuǎn)置算法中效率較低的問題,設(shè)

3、計基于分塊式轉(zhuǎn)置算法,并用Verilog RTL實現(xiàn)轉(zhuǎn)置簇。轉(zhuǎn)置簇通過控制外部存儲器地址,讀寫存儲空間每個分塊內(nèi)的數(shù)據(jù),可以實現(xiàn)行寫行讀操作,且突發(fā)傳輸?shù)乃袛?shù)據(jù)均可以作為有效數(shù)據(jù)。分析結(jié)果得出基于DDR2 SDRAM存儲器的分塊式算法效率相比分塊映射算法效率提高36.5%。
  3.提出一種補齊式準原地轉(zhuǎn)置算法。針對現(xiàn)有分塊轉(zhuǎn)置算法中的存儲空間利用低的問題,利用方陣對角線對稱位置小塊數(shù)據(jù)互換的思想實現(xiàn)大規(guī)模矩陣的原地轉(zhuǎn)置,提出一

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論