交換機高速接口的設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩107頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著衛(wèi)星通信網(wǎng)絡(luò)技術(shù)的發(fā)展,衛(wèi)星通信鏈路速率不斷提高,以往的低速接口已經(jīng)不能滿足衛(wèi)星通信的需求,因此基于 FPGA設(shè)計與實現(xiàn)的星上交換機必須使用高速接口才能滿足衛(wèi)星通信的需求和發(fā)展,這也逐漸成為一種新的趨勢和研究熱點。論文結(jié)合實驗室承擔(dān)的科研項目——“柔性轉(zhuǎn)發(fā)高效交換機”與“10G分組交換單元”,研究了三種基于RocketIO模塊的FPGA高速串行接口:Aurora協(xié)議、RapidIO總線協(xié)議、10G以太網(wǎng)接口,并采用這三種協(xié)議設(shè)計實現(xiàn)

2、了交換機的高速接口。
  論文首先介紹了三種協(xié)議共用的RocketIO模塊,詳細描述了RocketIO模塊的結(jié)構(gòu)與功能,及數(shù)據(jù)收發(fā)過程。其次,深入研究了三種高速接口協(xié)議,分別詳細介紹各個協(xié)議功能以及工作原理。第三,使用Verilog HDL語言完成了Aurora協(xié)議、RapidIO協(xié)議及10G以太網(wǎng)接口的三種高速接口電路的設(shè)計并進行了軟件仿真。最后,在ML507、VC709 FPGA開發(fā)板上對以上高速接口進行了板級測試驗證,證明交

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論