

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、數(shù)字調(diào)制解調(diào)技術(shù)是通信技術(shù)領(lǐng)域中非常重要的一個方面,近幾年來的發(fā)展速度非常迅猛。由于數(shù)字調(diào)制技術(shù)具有較強的可靠性和抗干擾能力,數(shù)字調(diào)制技術(shù)逐漸替代了傳統(tǒng)的模擬調(diào)制方法,此外,對應(yīng)的數(shù)字解調(diào)技術(shù)也替代了模擬解調(diào)技術(shù),最近幾年發(fā)展的軟件無線電技術(shù)促使了中頻全數(shù)字解調(diào)技術(shù)的實現(xiàn)。
QPSK調(diào)制方式是目前各種調(diào)制方式中頻譜利用率較高的一種。本課題就選擇了QPSK作為基帶信號的調(diào)制方式,在調(diào)制過程中又大量使用了可編程器件作為硬件依托,迎
2、合了當今通信系統(tǒng)設(shè)計的主流思想。
本課題圍繞QPSK數(shù)字中頻調(diào)制器的設(shè)計及FPGA實現(xiàn)來展開,文中首先回顧了數(shù)字調(diào)制解調(diào)相關(guān)技術(shù)的發(fā)展及應(yīng)用,分析了QPSK調(diào)制解調(diào)原理以及QPSK中頻調(diào)制信號;接著對FPGA開發(fā)技術(shù)進行了研究,分析了FPGA的設(shè)計流程及方法;對QPSK調(diào)制解調(diào)系統(tǒng)的基本原理及系統(tǒng)組成進行了分析,主要包括RS編譯碼、卷積碼、維特比譯碼、交織等差錯編碼的基本原理。完成了QPSK中頻調(diào)制解調(diào)器各模塊的硬件語言描述、
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- Sigma-Delta DAC數(shù)字調(diào)制器研究、設(shè)計及FPGA實現(xiàn).pdf
- 基于FPGA的寬帶中頻數(shù)字QPSK解調(diào)算法設(shè)計與實現(xiàn).pdf
- 水聲通信數(shù)字調(diào)制器的設(shè)計與實現(xiàn).pdf
- QPSK中頻全數(shù)字解調(diào)器的設(shè)計與FPGA實現(xiàn).pdf
- QPSK調(diào)制解調(diào)器的設(shè)計及FPGA實現(xiàn).pdf
- QPSK中頻數(shù)字接收的同步算法研究.pdf
- 基于FPGA的DVB-S QPSK調(diào)制器的設(shè)計與仿真.pdf
- 星載數(shù)字調(diào)制解調(diào)器設(shè)計及其FPGA實現(xiàn).pdf
- 基于fpga的數(shù)字調(diào)制解調(diào)器設(shè)計
- 基于FPGA的中頻數(shù)字接收機設(shè)計與實現(xiàn).pdf
- 基于FPGA的寬帶中頻數(shù)字解調(diào)器的硬件設(shè)計與實現(xiàn).pdf
- 基于FPGA的FSK數(shù)字調(diào)制系統(tǒng)設(shè)計.pdf
- 中頻數(shù)字信道化監(jiān)測技術(shù)的研究及FPGA實現(xiàn).pdf
- 基于FPGA的中頻數(shù)字相關(guān)解擴器研究與工程實現(xiàn).pdf
- π-4-QPSK全數(shù)字調(diào)制解調(diào)機.pdf
- 16bit Sigma-Delta DAC中數(shù)字調(diào)制器設(shè)計及驗證.pdf
- 2dpsk數(shù)字調(diào)制器的研究與設(shè)計畢業(yè)論文
- gmsk調(diào)制器的fpga實現(xiàn)畢業(yè)論文
- 基于軟件無線電的通用數(shù)字調(diào)制器研究.pdf
- 高速數(shù)字調(diào)制解調(diào)器的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論