AVS視頻編碼中幀內(nèi)預(yù)測(cè)模塊的硬件實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩61頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、AVS標(biāo)準(zhǔn)是中國數(shù)字音視頻編解碼技術(shù)標(biāo)準(zhǔn)工作組制定的數(shù)字音視頻編碼標(biāo)準(zhǔn),該標(biāo)準(zhǔn)有著技術(shù)較為先進(jìn)、專利費(fèi)用低、具有較強(qiáng)的針對(duì)性以及一定的開放性的優(yōu)點(diǎn)。AVS視頻編碼采用了許多先進(jìn)的編碼技術(shù),其中幀內(nèi)預(yù)測(cè)是預(yù)測(cè)編碼的核心技術(shù)之一,對(duì)AVS幀內(nèi)預(yù)測(cè)模塊的硬件研究設(shè)計(jì),有助于推動(dòng)AVS視頻編解碼器的進(jìn)一步發(fā)展。
  本文首先介紹了AVS視頻編碼標(biāo)準(zhǔn)的編碼流程和所采用的關(guān)鍵技術(shù)。其次,對(duì)AVS幀內(nèi)預(yù)測(cè)模式選擇算法進(jìn)行了研究,通過修改AVS參

2、考軟什rm52j中幀內(nèi)預(yù)測(cè)模式選擇算法的代碼,在VC++6.O軟件平臺(tái)上對(duì)采用RDO算法、SATD算法和SAD算法的幀內(nèi)預(yù)測(cè)模式選擇算法進(jìn)行比較,通過對(duì)比實(shí)驗(yàn)結(jié)果,在信噪比損失較小的條件下選擇編碼碼率較高編碼時(shí)問較短的SAD算法作為本文設(shè)計(jì)中所采用的AVS幀內(nèi)預(yù)測(cè)模式選擇算法。最后,采用自頂向下的設(shè)計(jì)方法,將幀內(nèi)預(yù)測(cè)硬件電路劃分為不同的功能模塊:參考樣本存取模塊、預(yù)測(cè)值計(jì)算模塊、殘差值求取模塊、最佳模式選擇模塊和塊像素重構(gòu)模塊分別進(jìn)行設(shè)

3、計(jì),最終將設(shè)計(jì)好的各功能模塊進(jìn)行組合實(shí)現(xiàn)幀內(nèi)預(yù)測(cè)的整體硬件架構(gòu)。在預(yù)測(cè)值計(jì)算模塊中本文設(shè)計(jì)了一種可重構(gòu)的計(jì)算電路,采用8bit數(shù)據(jù)并行流水處理的方法,節(jié)約了硬件資源,提高了計(jì)算效率。
  本文完成了幀內(nèi)預(yù)測(cè)各功能模塊的Verilog代碼的編寫,利用Modelsim和Quartusll軟件對(duì)世計(jì)好的模塊進(jìn)行進(jìn)行仿真綜合,最后下載到FPGA的開發(fā)板叫,進(jìn)行整體測(cè)試驗(yàn)證,驗(yàn)證結(jié)果表明了本文設(shè)計(jì)的AVS幀內(nèi)預(yù)測(cè)硬件電路的可行性和正確性,對(duì)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論