版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、指令集仿真器是用于模擬目標(biāo)處理器體系結(jié)構(gòu)的軟件工具,通常采用高級編程語言實(shí)現(xiàn)。在嵌入式系統(tǒng)研發(fā)過程中,指令集仿真器發(fā)揮了重要作用,如在處理器體系結(jié)構(gòu)設(shè)計(jì)的過程中,指令集仿真器可以作為硬件架構(gòu)的評估工具,方便處理器前期硬件架構(gòu)的篩選;在處理器功能驗(yàn)證的過程中,指令集仿真器可以作為處理器硬件設(shè)計(jì)的功能正確性的驗(yàn)證工具,從而判斷設(shè)計(jì)的硬件架構(gòu)在功能上是否是正確的;在處理器系統(tǒng)軟件開發(fā)的過程中,指令集仿真器可以作為實(shí)際處理器硬件系統(tǒng)研發(fā)出來之前
2、的系統(tǒng)軟件調(diào)試工具,從而使軟硬件設(shè)計(jì)可以同步進(jìn)行。然而,縱使指令集仿真器有著諸多的優(yōu)勢,它的仿真速度卻始終制約著它的應(yīng)用前景。
為了改善指令集仿真器在仿真速度上的缺陷,本文借鑒項(xiàng)目組現(xiàn)有的解釋型多核DSP指令集仿真器Diamond ia的仿真策略,通過引入指令塊重載、指令預(yù)解碼、多線程、動態(tài)模式調(diào)度、動態(tài)庫自動生成等技術(shù),設(shè)計(jì)并實(shí)現(xiàn)了一款仿真加速型多核DSP指令集仿真器(Optimized Instruction Set Si
3、mulator,OISS)。對于Diamond_ia耗時(shí)最多的譯碼階段,采用指令預(yù)解碼將目標(biāo)機(jī)程序的指令段進(jìn)行一次性譯碼,從而避免了原先存在的指令重復(fù)譯碼現(xiàn)象;對于執(zhí)行階段的加速則采用動態(tài)模式調(diào)度的方式實(shí)現(xiàn)。動態(tài)模式調(diào)度是對于傳統(tǒng)解釋型仿真模式和動態(tài)庫調(diào)用模式的切換。傳統(tǒng)解釋型仿真模式需要進(jìn)行繁雜的譯碼、執(zhí)行,效率較為低下;動態(tài)庫調(diào)用模式則可以跳過譯碼、執(zhí)行的過程,利用子線程中生成的動態(tài)庫實(shí)現(xiàn)以函數(shù)塊為整體的仿真過程,從而提高了指令集仿
4、真器的運(yùn)行效率。
所設(shè)計(jì)的仿真加速型多核DSP指令集仿真器在Intel Xeon E5520、主頻2.27GHz、內(nèi)存8 GB的Linux服務(wù)器上運(yùn)行。通過實(shí)際應(yīng)用程序在該指令集仿真器和宿主機(jī)硬件環(huán)境下的運(yùn)行結(jié)果對比,驗(yàn)證了設(shè)計(jì)方案的正確性;通過實(shí)際應(yīng)用程序在該指令集仿真器和原先的解釋型多核DSP指令集仿真器Diamond ia上的運(yùn)行結(jié)果對比,驗(yàn)證了該設(shè)計(jì)方案在仿真速度上的提升。根據(jù)實(shí)際測試結(jié)果,改進(jìn)后仿真速度對比原先提升了
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- DSP指令集仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- ARM指令集仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 快速指令集仿真器的關(guān)鍵技術(shù)研究.pdf
- 基于nML的指令集仿真器自動生成技術(shù)初步研究.pdf
- 快速可變目標(biāo)的IA指令集仿真器的初步研究.pdf
- 解釋型指令集全系統(tǒng)仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- ARMv5TE指令集仿真器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- DSP指令集模擬器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于動態(tài)指令集的自適應(yīng)處理器指令集優(yōu)化關(guān)鍵技術(shù)研究.pdf
- 基于TTA可配置處理器的指令集仿真器及集成開發(fā)環(huán)境的設(shè)計(jì).pdf
- 面向DSP的RISC指令集仿真系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- at指令集
- at指令集詳解
- DSP在線仿真器的研究.pdf
- 多核指令集仿真框架的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多媒體指令集的視頻編碼優(yōu)化研究.pdf
- 基于QEMU仿真器的指令優(yōu)化技術(shù)的研究與實(shí)現(xiàn).pdf
- 低功耗專用指令集處理器設(shè)計(jì)與優(yōu)化.pdf
- 基于sse指令集的串匹配算法優(yōu)化
- RISC-DSP系統(tǒng)仿真器的研究.pdf
評論
0/150
提交評論