TD-SCDMA系統(tǒng)中Turbo碼的研究與FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩87頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著移動通信技術(shù)的不斷發(fā)展,人們對移動通信系統(tǒng)功能的要求也越來越高。為了滿足高速、高質(zhì)量業(yè)務(wù)的傳輸要求,TD-SCDMA協(xié)議標(biāo)準(zhǔn)采用性能接近香農(nóng)極限的Turbo碼作為主要的信道編碼技術(shù)。高性能的FPGA器件為實現(xiàn)處理延時小,數(shù)據(jù)吞吐量大的Turbo編譯碼器提供了硬件基礎(chǔ)。因此,Turbo碼在TD-SCDMA系統(tǒng)中的應(yīng)用和FPGA實現(xiàn)成為無線通信領(lǐng)域一個重要的研究方向。
   本文對TD-SCDMA系統(tǒng)中Turbo碼性能的改善和F

2、PGA實現(xiàn)進(jìn)行了研究。通過對TD-SCDMA系統(tǒng)中Turbo碼的編譯碼原理進(jìn)行研究,重點探討了交織器對Turbo碼性能的影響。針對常用交織器的不足,提出一種基于交織矩陣行列循環(huán)移位的改進(jìn)型分組交織器的設(shè)計方法,并對改進(jìn)型分組交織器進(jìn)行了性能仿真。仿真結(jié)果表明:在較高的交織長度下本文所設(shè)計的交織器性能好于常用的交織器,對Turbo碼的性能有一定的改善。
   利用ISE軟件平臺完成了1/2和1/3碼率Turbo碼編碼器的FPGA設(shè)

3、計與實現(xiàn)。采用狀態(tài)機(jī)方式實現(xiàn)了RSC模塊,ISE綜合結(jié)果表明實現(xiàn)后的RSC編碼模塊延時短,運算周期快。通過改變交織矩陣寫入和讀出地址的方法,實現(xiàn)了編碼器中的改進(jìn)型分組交織器模塊,硬件實現(xiàn)結(jié)果表明:本文改進(jìn)的交織器比分組交織的有更好的隨機(jī)性,占用的硬件資源少于隨機(jī)交織器。本文從交織器的設(shè)計和編碼器FPGA實現(xiàn)兩個方面對TD-SCDMA系統(tǒng)中的Turbo碼進(jìn)行了研究,對于Turbo碼在TD-SCDMA系統(tǒng)中的應(yīng)用具有積極作用。
  

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論