寬帶多制式軟件無(wú)線電接收機(jī)實(shí)驗(yàn)平臺(tái)的實(shí)現(xiàn)方法.pdf_第1頁(yè)
已閱讀1頁(yè),還剩82頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、軟件無(wú)線電技術(shù)是基于通用的可編程硬件平臺(tái),把盡可能多的通信功能用軟件來(lái)實(shí)現(xiàn),從而使系統(tǒng)的改進(jìn)和升級(jí)都非常方便,實(shí)現(xiàn)了不同通信系統(tǒng)之間的兼容。在無(wú)線通信領(lǐng)域被稱為是自模擬通信和數(shù)字通信后的又一次革命,引起了廣大商業(yè)機(jī)構(gòu)和學(xué)者的廣泛研究。
  本文首先從軟件無(wú)線電理論入手,對(duì)一個(gè)寬帶多制式軟件無(wú)線電接收機(jī)實(shí)驗(yàn)平臺(tái)的基本參數(shù)進(jìn)行數(shù)學(xué)分析,并提出了用射頻模擬前端配合數(shù)字信號(hào)處理的中頻接收機(jī)方案。然后根據(jù)電路理論對(duì)模擬前端電路按模塊進(jìn)行設(shè)計(jì)

2、;在 Matlab環(huán)境中對(duì)數(shù)字下變頻和同步模塊作設(shè)計(jì)和仿真,并在Quartus II環(huán)境中用Verilog語(yǔ)言進(jìn)行FPGA實(shí)現(xiàn);在CCS開(kāi)發(fā)環(huán)境中對(duì)各種解調(diào)方式用C語(yǔ)言進(jìn)行DSP實(shí)現(xiàn);利用Keil對(duì)單片機(jī)進(jìn)行編程,實(shí)現(xiàn)人機(jī)交互界面以及對(duì)各個(gè)單元的統(tǒng)一控制。最后完成對(duì)整機(jī)的統(tǒng)調(diào)和測(cè)試,根據(jù)嵌入FPGA的Signal Tap II邏輯分析儀抓取的數(shù)據(jù)和數(shù)字示波器抓取的測(cè)試點(diǎn)波形來(lái)驗(yàn)證系統(tǒng)的正確性。
  本系統(tǒng)設(shè)計(jì)的各個(gè)模塊具有可重組、

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論