基于AT84AS003的高速數(shù)據(jù)采集系統(tǒng)研制.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著電子產(chǎn)業(yè)不斷發(fā)展,數(shù)據(jù)采集系統(tǒng)應用范圍越來越廣,在這個過程中,人們對其提出了越來越高的技術指標要求:高采集速率、高采樣分辨率、高精度、大模擬信號帶寬、大存儲容量以及實時處理等,這意味著數(shù)據(jù)采集系統(tǒng)的電路結構設計、PCB繪制以及芯片選型也有了更高的要求。
  本文介紹了一款高速數(shù)據(jù)采集系統(tǒng)的研制,目標是達到1 Gsps的最高采集速率和10 bit的分辨率。通過查閱文獻進行研究分析,最終確定了ADC+FPGA+DSP的系統(tǒng)結構。前

2、端高速ADC采用的是E2V的單片單通道芯片AT84AS003,后端存儲處理部分采用了FPGA+DSP的結構,這種結合充分利用了FPGA邏輯靈活、速度高和DSP數(shù)據(jù)處理上的優(yōu)勢,具有靈活的結構和較強的通用性,適于進行模塊化設計,可用于采集數(shù)據(jù)的實時處理。
  FPGA是系統(tǒng)的數(shù)據(jù)存儲部分,ADC與DSP的連接橋梁,選用了Xilinx公司的Virtex-Ⅱ Pro系列的XC2VP20。為了不讓FPGA成為整個采集系統(tǒng)的瓶頸,特做了詳盡

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論