基于DDS高速跳頻源的研制.pdf_第1頁
已閱讀1頁,還剩87頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、跳頻通信因為強的抗干擾、抗截獲能力、高的頻譜利用率等優(yōu)點而得到廣泛應用。跳頻系統(tǒng)的最重要部件是高性能的頻率合成器,它決定了跳頻系統(tǒng)的整體性能。頻率合成器主要采用鎖相環(huán)(Phase Locked Loop,PLL)和直接數(shù)字頻率合成(Direct Digital Synthesis,DDS)兩種技術(shù),它們各有優(yōu)缺點,將這兩種技術(shù)合理組合可以獲得更佳的性能,這是目前頻率合成技術(shù)的主要發(fā)展趨勢。
   本文首先講述了頻率合成技術(shù)的發(fā)展

2、狀況,深入研究了DDS基本構(gòu)造和工作原理,從頻域角度分析了DDS在理想情況和實際情況下的輸出頻譜特性。接著使用Matlab對DDS輸出信號的頻譜進行了仿真,討論了降低DDS雜散的方法。然后本文講述了PLL頻率合成技術(shù)的工作原理,重點講解了鎖相環(huán)的工作狀態(tài)和噪聲性能。
   基于對DDS和PLL技術(shù)理論的研究,本文使用DDS芯片DS856和PLL芯片ADF4350設(shè)計了一個寬帶的高速跳頻源。其測試結(jié)果為:工作頻率范圍為DC~800

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論