已閱讀1頁,還剩43頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、在無線通信領(lǐng)域中高性能頻率源是通信設備、雷達、電子偵察和對抗設備的核心部件。鎖相環(huán)頻率合成器是一種相位鎖定裝置,是一種頻率穩(wěn)定度較高的離散間隔型頻率信號發(fā)生器。隨著數(shù)字控制技術(shù)的快速發(fā)展,由DSP控制的鎖相環(huán)路頻率合成技術(shù)在信號產(chǎn)生上越來越顯示出其優(yōu)勢。它有體積小、功耗低、頻率變化速度快、信號指標高的特點。 本文應用鎖相技術(shù)來實現(xiàn)跳頻源設計,采用ADF4113復合D/A轉(zhuǎn)換器MAX538的模式,主要介紹了以下幾個部分:首先,介紹
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 4~8GHz寬帶DDS鎖相掃頻源的研制.pdf
- L波段鎖相環(huán)快跳頻方法的研究.pdf
- 7GHz跳頻綜合器與IR-UWB同步中鎖相環(huán)研究.pdf
- Ku波段介質(zhì)穩(wěn)頻鎖相環(huán)頻率源設計.pdf
- 13GHz VCO及鎖相環(huán)設計.pdf
- 8-16GHz寬帶跳頻源的設計與實現(xiàn).pdf
- 2.5ghz高速cmos鎖相環(huán)研究與設計
- 基于40nm CMOS工藝下5GHz鎖相環(huán)設計.pdf
- 基于1GHz鎖相環(huán)的頻率合成器的設計與實現(xiàn).pdf
- 鎖相環(huán)的綜合設計.pdf
- 快速跳頻鎖相環(huán)芯片ADF4193在工程實踐中的應用.pdf
- 基于40納米硅基CMOS工藝的60 GHz鎖相環(huán)研究.pdf
- 60GHz低功耗接收機與40GHz鎖相環(huán)的設計.pdf
- 基于時鐘恢復系統(tǒng)的鎖相環(huán)設計.pdf
- 2.4ghz鎖相環(huán)關(guān)鍵技術(shù)和設計方法的研究
- 基于40nmcmos工藝的1.53.0ghz電荷泵鎖相環(huán)的設計
- 2.4ghz鎖相環(huán)關(guān)鍵技術(shù)和設計方法的研究
- CMOS集成鎖相環(huán)設計.pdf
- 全數(shù)字鎖相環(huán)的設計
- 全數(shù)字鎖相環(huán)設計
評論
0/150
提交評論