基于EoS系統(tǒng)ASIC芯片中數(shù)據(jù)處理模塊的驗證方法研究.pdf_第1頁
已閱讀1頁,還剩97頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、芯片驗證是保證芯片成功的重要手段,RTL級仿真驗證是芯片開發(fā)流程中必不可少的環(huán)節(jié),只有經(jīng)過充分地仿真驗證,才能保證芯片設(shè)計的零缺陷,才能進(jìn)行投片。EoS芯片實現(xiàn)了以太網(wǎng)報文在SDH上的傳輸,大大提高了數(shù)據(jù)傳輸?shù)母咝院涂煽啃?。EoS芯片中的數(shù)據(jù)處理模塊DP即完成GFP/HDLC/LAPS封裝、解封裝業(yè)務(wù),GFP/HDLC/LAPS技術(shù)是實現(xiàn) EoS的關(guān)鍵技術(shù)之一。要在有限的時間里對數(shù)據(jù)處理模塊DP的功能、性能和可靠性進(jìn)行很好地驗證,必須

2、選擇最合適最高效的驗證方法,制定詳盡完備的驗證方案。
  本文從DP的規(guī)格出發(fā),在深刻理解規(guī)格的基礎(chǔ)上,制定驗證策略和驗證方案。驗證方法上,采用目前最流行的基于測試向量自動生成的功能覆蓋率驅(qū)動的隨機驗證技術(shù),利用功能強大內(nèi)容豐富的E語言進(jìn)行集成測試和系統(tǒng)測試。驗證環(huán)節(jié)上,為了保證芯片的高質(zhì)量,選擇了單元測試、集成測試、系統(tǒng)測試、FPGA測試和后仿真五個環(huán)節(jié)。同時,為了保證芯片的軟硬件兼容,本項目對軟硬件協(xié)同驗證進(jìn)行研究,開發(fā)軟硬件

3、協(xié)同驗證平臺來保證芯片的軟硬件兼容性。驗證方案包括功能點提取和測試點分解,可重用驗證平臺的搭建計劃制定,完整的功能覆蓋率收集計劃分析,保證了驗證的完整性和有序性。
  根據(jù)制定的驗證策略和驗證方案,基于Specman E搭建了EVC驗證環(huán)境,基于測試點規(guī)劃編寫了隨機測試用例,進(jìn)行了IT/ST驗證,以及軟硬件兼容測試,得到功能正確的100%網(wǎng)表,并對100%網(wǎng)表進(jìn)行綜合和STA。最后,對帶有SDF反標(biāo)的100%網(wǎng)表進(jìn)行后仿真,得到功

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論