2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩66頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著科技的飛速發(fā)展,電源管理類芯片的性能越來越受到重視,高效、節(jié)能、綠色這些名詞在電源管理系統(tǒng)設計中的地位也越來越高,因此高性能、高效率、低干擾的電源芯片在同類芯片中備受青睞。本文基于西安電子科技大學超高速電路設計與電磁兼容教育部重點實驗室科研項目“功率模擬集成電路設計技術研究”,主要研究一款高性能非同步降壓型DC/DC轉(zhuǎn)換器芯片的設計與實現(xiàn)。
  本文在詳細研究了Buck型DC/DC轉(zhuǎn)換器的基本工作原理和PWM/PSM混合調(diào)制模

2、式基礎上,設計一款高壓高性能非同步降壓型DC/DC轉(zhuǎn)換器。該電路采用峰值電流??刂颇J?,提高了系統(tǒng)瞬態(tài)響應速度,消除了輸出電感造成的雙極點,且控制環(huán)路易于設計。系統(tǒng)采用PWM/PSM混合調(diào)制模式,改善了工作性能,提高了全負載范圍內(nèi)的效率。芯片內(nèi)部集成基準電壓產(chǎn)生電路,有效消除了外部輸入電壓波動對內(nèi)部模塊電路的影響,這不僅提高了電路性能,也降低了芯片功耗。系統(tǒng)的保護電路中包含短路保護電路,通過減小短路時的輸出電流,有效地降低芯片在輸出短路

3、時的功耗。提出一種新型抗振鈴電路,有效地解決DC/DC轉(zhuǎn)換器在DCM模式下產(chǎn)生的高頻振蕩引起的電磁干擾等問題。設計一個電容倍增電路,有效地利用小電容解決了系統(tǒng)穩(wěn)定性的問題并減小芯片面積。此外,芯片還集成了欠壓保護,過溫保護,臺階式軟啟動電路,過壓保護等多種功能電路。
  本文提出的高效非同步降壓型DC/DC轉(zhuǎn)換器基于0.35um BCD工藝設計,在Cadence軟件平臺的基礎上,完成了整個芯片的電路設計仿真與版圖設計。芯片輸入電壓

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論