

已閱讀1頁,還剩51頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、浮點運算單元的運算速度是衡量 CPU的性能的重要標(biāo)準(zhǔn),浮點除法雖然在四種浮點基本指令中所占據(jù)的比重最小,然而在因為浮點指令阻塞等待而引起的處理器性能下降的因素中,浮點除法指令占到了40%,因此它對整體處理器的性能影響非常的大。
本次設(shè)計實現(xiàn)的是基于 X87指令集架構(gòu)的浮點除法運算單元,采用 TSMC65nm的工藝庫,時序要求1.08ns,工作頻率900MHZ。本次設(shè)計主要通過以下內(nèi)容進行主要研究:
1)通過對浮點除法
2、運算單元的基本算法 SRT-4的基礎(chǔ)上設(shè)計的 SRT-16算法進行整體結(jié)構(gòu)設(shè)計,此算法主要是通過采用重疊商與余數(shù)計算部分的結(jié)構(gòu)來進行優(yōu)化處理,使得在原有傳統(tǒng)算法SRT-4的基礎(chǔ)上增加的電路面積較少,并且使得循環(huán)次數(shù)減少一倍,并在最后處理商的結(jié)果中,引入商的飛速轉(zhuǎn)換技術(shù)。
2)通過對基于system verilog自動對比平臺的搭建,通過c對比模型,完成自動對比,加速驗證的速度,進行功能覆蓋統(tǒng)計,完成覆蓋率100%。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于X87指令集的浮點加法單元的設(shè)計與驗證.pdf
- mcs-51指令集
- 基于MCS-51指令集的CPU硬核設(shè)計.pdf
- ARMv4指令集仿真平臺設(shè)計.pdf
- 兼容MCS-51指令集的軟核設(shè)計.pdf
- 基于ARMv4指令集的微處理器設(shè)計.pdf
- 蓋世3指令集合
- 基于ARM7指令集的嵌入式CPU設(shè)計.pdf
- 基于ARMv7浮點指令集的FPU設(shè)計與實現(xiàn).pdf
- 基于C6000指令集可靠性評估方法的研究.pdf
- at指令集
- 一種兼容MCS-51指令集的高速MCU設(shè)計與驗證.pdf
- 基于ARMv4指令集的32位RISC微控制器的設(shè)計與實現(xiàn).pdf
- 一種兼容MCS-51指令集的高速MCU的設(shè)計及實現(xiàn).pdf
- 兼容Cortex-M3指令集嵌入式微處理器設(shè)計.pdf
- 41417.面向gps信號同步算法的arca3指令集擴展
- 通用CPU架構(gòu)的8051指令集嵌入式微處理器設(shè)計與驗證.pdf
- at指令集詳解
- 一種兼容MCS-51指令集的單片機內(nèi)核的設(shè)計與驗證.pdf
- 51指令
評論
0/150
提交評論