版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、演化硬件是指通過與環(huán)境的相互作用自動、動態(tài)地改變其結(jié)構(gòu)和行為的硬件。它采用進(jìn)化算法和可編程器件相結(jié)合,實(shí)現(xiàn)硬件電路的功能自我重配置。目前國際上有許多科研機(jī)構(gòu)和學(xué)者正從事演化硬件的研究,模擬電路演化設(shè)計(jì)是演化硬件的一個重要分支,其具體設(shè)計(jì)過程是將每個電路中元器件的類型、連接方式和參數(shù)值編碼成為個體,將電路行為(即電路的輸入——輸出特性)與預(yù)期結(jié)果的符合程度定義為個體的適應(yīng)度值,最終通過進(jìn)化算法搜索并評估電路的適應(yīng)度值,從而得到滿足預(yù)期功能
2、要求的電路。近年來,模擬電路演化設(shè)計(jì)已成為演化硬件領(lǐng)域的研究熱點(diǎn)之一。
本文綜合應(yīng)用進(jìn)化算法、電路設(shè)計(jì)和仿真等方面的理論方法,系統(tǒng)深入地分析了模擬電路演化設(shè)計(jì)中的各個關(guān)鍵技術(shù)環(huán)節(jié)??偨Y(jié)了幾種電路編碼方式和適應(yīng)度評估策略。重點(diǎn)研究了適合于解決電路演化設(shè)計(jì)問題的可變長算法。提出了一種可變長差分進(jìn)化算法,利用可變長差分進(jìn)化算法提高模擬電路設(shè)計(jì)效率。最后,以低通濾波器為演化設(shè)計(jì)目標(biāo),設(shè)置實(shí)驗(yàn)觀察分析影響可變長差分進(jìn)化算法性能的因素
3、,通過合理選擇控制參數(shù)和變異策略達(dá)到提升設(shè)計(jì)結(jié)果質(zhì)量的目的。
本文的主要研究工作如下:
1,首先回顧了模擬電路演化設(shè)計(jì)研究的歷史和發(fā)展概況,對模擬電路演化設(shè)計(jì)的關(guān)鍵技術(shù)環(huán)節(jié)——電路編碼,適應(yīng)度值評估和搜索算法作了比較詳細(xì)的介紹。針對模擬電路演化設(shè)計(jì)較大規(guī)模電路時效率不高的問題,通過研究改進(jìn)可變長進(jìn)化算法達(dá)到提高設(shè)計(jì)效率的目的。
2,提出了一種可變長差分進(jìn)化算法,并利用該算法成功設(shè)計(jì)出模擬運(yùn)算放大
4、器。該算法充分利用了可變長算法和DE算法的優(yōu)點(diǎn),在進(jìn)化過程中能夠快速地同時優(yōu)化電路拓?fù)浣Y(jié)構(gòu)和元器件參數(shù)值。通過實(shí)驗(yàn)證明了VDE算法可以演化設(shè)計(jì)出較大規(guī)模的電路。與文獻(xiàn)[1]中利用GA算法設(shè)計(jì)運(yùn)算放大器相比,VDE算法在完成設(shè)計(jì)任務(wù)的同時,搜索效率更高。
3,本文以低通濾波器為設(shè)計(jì)目標(biāo),設(shè)置實(shí)驗(yàn)觀察基于VDE算法的電路設(shè)計(jì)收斂速度和最優(yōu)解質(zhì)量,同時分析影響VDE算法性能的因素。實(shí)驗(yàn)結(jié)果表明,合理的選擇控制參數(shù)和變異策略,可大
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 模擬電路演化設(shè)計(jì)與負(fù)相關(guān)演化容錯方法研究.pdf
- 模擬電路負(fù)相關(guān)演化方法及設(shè)計(jì).pdf
- 模擬電路網(wǎng)表級演化模型及演化平臺研究.pdf
- 基于粒子群算法的模擬演化電路演化方法研究.pdf
- 負(fù)相關(guān)模擬電路的演化模型研究.pdf
- 針對不確定故障的模擬電路演化容錯設(shè)計(jì)方法研究.pdf
- 基于演化計(jì)算的模擬電路冗余容錯方法研究.pdf
- 基于memetic算法的電路演化設(shè)計(jì)研究.pdf
- 基于演化硬件的演化電路自動化設(shè)計(jì)研究與應(yīng)用.pdf
- 基于演化硬件演化電路自動化設(shè)計(jì)的研究和的應(yīng)用
- 基于FPTA的電路演化方法研究.pdf
- 蔡氏電路混沌演化研究
- 模擬電路變結(jié)構(gòu)差分演化及其可擴(kuò)展性問題研究.pdf
- 負(fù)相關(guān)演化電路仿生容錯機(jī)制研究.pdf
- FPGA的核心模擬電路研究與設(shè)計(jì).pdf
- 基于模塊編碼的演化電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 模擬電路自動設(shè)計(jì)的進(jìn)化方法研究.pdf
- 模擬電路設(shè)計(jì)經(jīng)驗(yàn)
- 模擬電路課程設(shè)計(jì)
- 模擬電路課程設(shè)計(jì)---開方運(yùn)算電路
評論
0/150
提交評論