基于FPGA的RSR接收機低速數(shù)字下變頻系統(tǒng).pdf_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、深空探測RSR數(shù)字接收機系統(tǒng)是對深空探測器進行精密定位的地面接收設備,其接收來自探測器的下行信號,采集和記錄測量數(shù)據(jù)并進行后續(xù)處理。深空探測RSR數(shù)字接收機的開發(fā)對深空探測活動的開展具有十分重要的意義。
  深空探測RSR接收機中數(shù)字下變頻模塊分為高速數(shù)字下變頻和低速數(shù)字下變頻兩個部分。本文完成的主要任務是低速數(shù)字下變頻LSDDC系統(tǒng)的數(shù)字電路邏輯實現(xiàn)以及LSDDC外圍電路的設計。相對于高速數(shù)字下變頻系統(tǒng)所處理的信號采樣率為256

2、Msps,低速數(shù)字下變頻系統(tǒng)所處理的信號采樣率為16Msps或4Msps。低速數(shù)字下變頻LSDDC使用軟件無線電的設計思想,由信號處理算法結合FPGA硬件進行數(shù)字下變頻、數(shù)字濾波等數(shù)字信號處理來實現(xiàn)。FPGA芯片采用Xilinx公司Virtex-5系列高端大規(guī)模FPGA。在整個設計過程中,首先使用高精度的數(shù)控振蕩器完成數(shù)字信號的中心頻率搬移,然后使用FIR濾波器進行濾波抽取降低數(shù)據(jù)采樣率,通過數(shù)據(jù)傳輸模塊實現(xiàn)數(shù)據(jù)傳送。LSDDC系統(tǒng)中其

3、余外圍電路則用于完成提供系統(tǒng)時鐘,測量數(shù)據(jù)峰值,傳遞控制信號,監(jiān)測系統(tǒng)狀態(tài),選擇輸出格式等必不可少的輔助功能。最終能夠將4通道IQ兩路4Msps采樣率,8bit數(shù)據(jù)位寬的輸入信號處理成為4通道中心頻率以1Hz的變化步長進行調節(jié),50ksps的數(shù)據(jù)采樣率,8bit數(shù)據(jù)位寬,復數(shù)數(shù)據(jù)與實數(shù)數(shù)據(jù)可選輸出的數(shù)據(jù)。將設計內容下載到LSDDC板卡的4片XilinxFPGA相應的邏輯單元中進行配置和運行,并且使用仿真軟件Modelsim對整個低速數(shù)字

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論