

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、在雷達(dá)信號偵察中運(yùn)用寬帶數(shù)字接收技術(shù)是電子偵察的一個(gè)重要發(fā)展方向。數(shù)字信號處理由于其精度高、靈活性強(qiáng)、以及易于集成等特點(diǎn)而應(yīng)用廣泛。電子系統(tǒng)數(shù)字化的最大障礙是寬帶高速A/D變換器的高速數(shù)據(jù)流與通用DSP處理能力的不匹配。而FPGA的廣泛應(yīng)用,為解決上述矛盾提供了一種有效的方法。 本文利用FPGA技術(shù),設(shè)計(jì)了具備高速信號處理能力的寬帶數(shù)字接收機(jī)平臺,并提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對這些方法的驗(yàn)證。具體來說就是如何利用單片
2、的FPGA實(shí)現(xiàn)對雷達(dá)信號并行地實(shí)時(shí)檢測和參數(shù)估計(jì)。所做工作主要分為兩大部分: 1、適合于FPGA硬件實(shí)現(xiàn)的算法的確定及仿真:對A/D采樣信號采用自相關(guān)累加算法進(jìn)行信號檢測,利用信號的相關(guān)性和噪聲的獨(dú)立性提高信噪比,通過給出檢測門限來估計(jì)信號的起止點(diǎn)。對于常規(guī)信號的頻率估計(jì),采用Rife算法。通過Matlab仿真,表明上述算法在運(yùn)算量和精度方面均有良好性能,適合用作FPGA硬件實(shí)現(xiàn)。 2、算法的FPGA硬件實(shí)現(xiàn):針對原算法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 雷達(dá)信號數(shù)字偵察接收的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號數(shù)字接收處理.pdf
- 相參信號數(shù)字接收機(jī)的硬件實(shí)現(xiàn).pdf
- 寬帶信號數(shù)字接收機(jī).pdf
- 基于FPGA的雷達(dá)數(shù)字化接收機(jī)方法研究及實(shí)現(xiàn).pdf
- 數(shù)字接收機(jī)抗信號衰落技術(shù)的研究與FPGA實(shí)現(xiàn).pdf
- 雷達(dá)數(shù)字中頻接收機(jī)的工程實(shí)現(xiàn).pdf
- 基于FPGA的某雷達(dá)數(shù)字化接收機(jī)算法研究及工程實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字信道化接收機(jī)研究與實(shí)現(xiàn).pdf
- 基于FPGA的模塊化雷達(dá)中頻數(shù)字接收機(jī)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的全數(shù)字中頻接收機(jī)的研究與實(shí)現(xiàn).pdf
- 基于FPGA的SRFM數(shù)字接收機(jī)的設(shè)計(jì).pdf
- 基于FPGA的數(shù)字接收機(jī)同步技術(shù)的研究與實(shí)現(xiàn).pdf
- 寬帶雷達(dá)偵察接收機(jī)數(shù)字中控設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 基于FPGA的信道化數(shù)字接收機(jī)研究與實(shí)現(xiàn).pdf
- 雷達(dá)數(shù)字通用接收機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的多普勒雷達(dá)接收機(jī)實(shí)驗(yàn)平臺設(shè)計(jì).pdf
- 基于FPGA的數(shù)字中頻接收機(jī)的研究.pdf
- 雷達(dá)偵察接收機(jī)的信號預(yù)處理及實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)信號偵察數(shù)字接收機(jī)關(guān)鍵技術(shù)研究.pdf
評論
0/150
提交評論