一種高性能的低壓差線性穩(wěn)壓器設(shè)計.pdf_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、低壓差線性穩(wěn)壓器(Low-Dropout Regulator,LDO)作為電源管理芯片中重要的一部分,具有結(jié)構(gòu)簡單,體積小,輸出噪聲低,響應速度快等優(yōu)點,在便攜式電子產(chǎn)品中有著非常廣泛的應用,是電源管理芯片中必不可少的模塊。
  本文首先介紹了電源管理芯片的研究意義和分類,闡述了低壓差線性穩(wěn)壓器的發(fā)展趨勢和研究現(xiàn)狀,對低壓差線性穩(wěn)壓器的基本工作原理和性能指標作了介紹,并對傳統(tǒng)結(jié)構(gòu)的低壓差線性穩(wěn)壓器電路作了深入的理論研究,給出了本文

2、要求的低壓差線性穩(wěn)壓器電路的設(shè)計指標,并指出適合于片上集成的低壓差線性穩(wěn)壓器電路的設(shè)計難點和研究意義。本文設(shè)計的電路主要包括:偏置電路、帶隙基準電壓源電路和低壓差線性穩(wěn)壓器主體電路。其中,所設(shè)計的帶隙基準電壓源電路具有低溫漂系數(shù)、低功耗、高電源抑制比的特性,該電路通過采用不同電阻溫度特性進行溫度補償并提出了一個電源抑制比增強網(wǎng)絡(luò),達到了降低電路溫漂系數(shù)和提高電路電源抑制比的目的。所設(shè)計的低壓差線性穩(wěn)壓器電路,通過采用緩沖級運放驅(qū)動功率調(diào)

3、整管,實現(xiàn)了提高低壓差線性穩(wěn)壓器電路的電源抑制比和負載瞬態(tài)響應特性,基于嵌套式米勒補償原理,選擇合適的補償電容和加入的緩沖級結(jié)構(gòu),使所設(shè)計的低壓差線性穩(wěn)壓器電路在全負載電流范圍內(nèi)可以穩(wěn)定工作。
  本文基于0.35μm2P4M CMOS工藝,采用Cadence軟件對電路進行仿真,設(shè)計了一種適用于片上系統(tǒng)集成的低壓差線性穩(wěn)壓器,并使其具有高電源抑制比和快速負載瞬態(tài)響應的特點。該電路的輸入電壓為3.3V到4V,輸出電壓為2.8V,電壓

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論