2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、PCI(Peripheral Component Interconnect)總線是近年來出現(xiàn)的一個面向多媒體技術(shù)的優(yōu)秀總線,它憑借許多高端性能而成為PC機局部總線的首選.PCI總線接口電路的設(shè)計方法是PC機超大規(guī)模集成電路設(shè)計部門所面臨的挑戰(zhàn)性課題.該文基于國家信息產(chǎn)業(yè)部項目"嵌入式32位微處理器開發(fā)及產(chǎn)業(yè)化"(項目編號:信運部[2001]900號)和合肥工業(yè)大學(xué)微電子設(shè)計研究所承接的設(shè)計服務(wù)項目"PCI接口信息安全芯片開發(fā)".論文的主

2、要工作和取得的成果如下:1.制定了從PCI內(nèi)側(cè)總線協(xié)議.內(nèi)側(cè)協(xié)議中包含了PCI總線接口三級緩存的考慮,三級緩存的設(shè)計提高了PCI總線接口的數(shù)據(jù)傳輸速度、節(jié)約了使用PCI總線的時間.2.討論了從PCI IP(Intellectual Property)核的設(shè)計方法.提出了基于多狀態(tài)機結(jié)構(gòu)的從PCI設(shè)計方法.算法級設(shè)計中還包含了異常情況下狀態(tài)機軟著陸、三級緩存等設(shè)計技巧,這些設(shè)計技巧對其他大型接口電路的設(shè)計有直接的借鑒意義.3.討論了從PC

3、I內(nèi)側(cè)協(xié)議與符合PVCI(Peripheral Virtual Component Interface)標準外設(shè)總線的接口綜合技術(shù).提出了基于狀態(tài)機的接口封裝技術(shù).4.討論了PCI接口AD雙向總線及PCI接口讀操作時序的特性.提出了PCI AD總線再復(fù)用模型.該模型不僅可以保證功能正確,而且節(jié)約了32根管腳資源,進而縮小了芯片面積、降低設(shè)計成本.5.討論了EPROM/EEPROM的讀寫時序.提出了基于狀態(tài)機的參數(shù)化接口模型.該文研究的從

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論