DReNoC:基于片上網(wǎng)絡(luò)的動態(tài)可重構(gòu)計算系統(tǒng)研究與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩76頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著半導(dǎo)體制造工藝和集成電路設(shè)計技術(shù)的提升,傳統(tǒng)的系統(tǒng)架構(gòu)不能滿足百億級芯片的設(shè)計需求。在此背景下,多核芯片方案應(yīng)運而生,并得到了業(yè)界的認可。其中,由通用處理器和專用協(xié)處理器構(gòu)成的異構(gòu)型多核芯片是多核芯片中極其重要的一個分支??芍貥?gòu)計算技術(shù)兼具通用處理器靈活性和專用集成電路性能優(yōu)勢,是未來重要的協(xié)處理器設(shè)計技術(shù)之一。同時,片上網(wǎng)絡(luò)技術(shù)也被認為是解決多核芯片片上通訊的最佳方案。本文在充分研究片上網(wǎng)絡(luò)和可重構(gòu)計算技術(shù)的基礎(chǔ)上,提出和實現(xiàn)了一

2、種面向并行計算的片上網(wǎng)絡(luò)動態(tài)可重構(gòu)計算系統(tǒng),完成了該系統(tǒng)的FPGA硬件原型設(shè)計工作,并通過實驗驗證了設(shè)計的正確性以及優(yōu)異性。
   論文的主要工作和結(jié)果如下:
   首先,提出了一種面向并行計算的系統(tǒng),完成了FPGA原型設(shè)計,并介紹了針對該系統(tǒng)的軟硬件協(xié)同設(shè)計的流程和方法。
   其次,詳細介紹了可重構(gòu)計算節(jié)點的設(shè)計,重點介紹了計算過程中的配置字流和數(shù)據(jù)流的工作模式。
   最后,設(shè)計實驗以驗證設(shè)計的正確

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論