版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在現(xiàn)代工程實(shí)踐中,偽隨機(jī)序列廣泛應(yīng)用于信息安全、數(shù)字通信、密碼學(xué)、自動(dòng)控制等領(lǐng)域中。隨著信息技術(shù)的高速發(fā)展,對(duì)偽隨機(jī)序列發(fā)生器提出了更高的要求,如何產(chǎn)生高質(zhì)量、高性能的隨機(jī)序列成為國內(nèi)外研究機(jī)構(gòu)和學(xué)者廣泛關(guān)注的熱門課題。由于混沌系統(tǒng)具有對(duì)初始狀態(tài)和控制參數(shù)的極端敏感性以及寬頻譜、類隨機(jī)等主要特性,為產(chǎn)生高性能隨機(jī)序列提供了很好的研究模型。本文設(shè)計(jì)了一種基于TD-ERCS (Tangent-Delay Ellipse Reflecting
2、 Cavity map System,TD-ERCS)混沌系統(tǒng)和混沌序列均勻化普適算法的偽隨機(jī)序列發(fā)生器(Pseudo-Random Sequence Generator, PRSG);采用32位高性能浮點(diǎn)型數(shù)字信號(hào)處理芯片(Digtal Signal Processors,DSPs)實(shí)現(xiàn)了IEEE754雙精度浮點(diǎn)型標(biāo)準(zhǔn)的PRSG; DSPs與PC的通訊采用了USB2.0傳輸協(xié)議,解決了前期研究中數(shù)據(jù)傳輸速度有限的問題;基于VC++6.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- TD-ERCS混沌偽隨機(jī)序列發(fā)生器的DSP實(shí)現(xiàn).pdf
- 基于超混沌的偽隨機(jī)序列發(fā)生器的FPGA實(shí)現(xiàn).pdf
- 混沌偽隨機(jī)序列發(fā)生器設(shè)計(jì)及應(yīng)用.pdf
- 基于fpga的偽隨機(jī)序列發(fā)生器設(shè)計(jì)
- 基于混沌的隨機(jī)序列發(fā)生器設(shè)計(jì)及其應(yīng)用.pdf
- 基于TD-ERCS偽隨機(jī)序列發(fā)生器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 新型混沌偽隨機(jī)數(shù)發(fā)生器的設(shè)計(jì)與應(yīng)用.pdf
- 混沌序列發(fā)生器與混沌擴(kuò)頻序列的研究.pdf
- 155Mbps偽隨機(jī)序列光信號(hào)發(fā)生器的研制.pdf
- 用于MWC欠采樣系統(tǒng)的偽隨機(jī)序列發(fā)生器研制.pdf
- 一類交互式偽隨機(jī)序列發(fā)生器算法設(shè)計(jì).pdf
- 基于混沌的偽隨機(jī)序列產(chǎn)生及其實(shí)現(xiàn).pdf
- 基于混沌的偽隨機(jī)數(shù)發(fā)生器及其在圖像加密中的應(yīng)用.pdf
- 基于FPGA的空間激光通信偽隨機(jī)序列信號(hào)發(fā)生器研究.pdf
- 基于74hc175的gold偽隨機(jī)序列發(fā)生器設(shè)計(jì)[開題報(bào)告]
- 畢業(yè)設(shè)計(jì)論文--基于vhdl的m序列偽隨機(jī)信號(hào)發(fā)生器設(shè)計(jì)
- 高性能偽隨機(jī)數(shù)發(fā)生器的設(shè)計(jì).pdf
- 基于fpga的偽隨機(jī)碼發(fā)生器設(shè)計(jì)
- 基于74h175的gold偽隨機(jī)序列發(fā)生器設(shè)計(jì)【畢業(yè)論文】
- 混沌密鑰序列發(fā)生器性能分析及其應(yīng)用.pdf
評(píng)論
0/150
提交評(píng)論