

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著電子技術(shù)和集成電路技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理已經(jīng)廣泛地應(yīng)用于通信、信號(hào)處理、生物醫(yī)學(xué)以及自動(dòng)控制等領(lǐng)域中。離散傅立葉變換(DFT)作為數(shù)字信號(hào)處理中的基本變換,有著廣泛的應(yīng)用。特別是快速傅立葉變換(FFT)算法的提出減少了N極大時(shí)DFT的運(yùn)算量,使得數(shù)字信號(hào)處理的實(shí)現(xiàn)和應(yīng)用變得更加容易。
經(jīng)過(guò)四十多年的發(fā)展,F(xiàn)FT算法理論已經(jīng)趨于成熟,但是其具體實(shí)現(xiàn)方法依然有待深入研究。面向高速、大容量數(shù)據(jù)流的FFT實(shí)時(shí)處理可以通過(guò)數(shù)據(jù)
2、并行處理或者多級(jí)流水線結(jié)構(gòu)來(lái)實(shí)現(xiàn),特別是流水線結(jié)構(gòu)使得FFT處理器可以通過(guò)對(duì)模塊級(jí)數(shù)的控制更容易的實(shí)現(xiàn)不同點(diǎn)數(shù)的FFT計(jì)算。
FPGA是近年來(lái)廣泛應(yīng)用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優(yōu)點(diǎn),大大推動(dòng)了數(shù)字系統(tǒng)設(shè)計(jì)的單片化和自動(dòng)化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期,提高了設(shè)計(jì)的靈活性和可靠性,在超高速信號(hào)處理和實(shí)時(shí)測(cè)控方面有非常廣泛的應(yīng)用。因此FPGA非常適合實(shí)現(xiàn)FFT算法。
本文在分析
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的FFT處理器的設(shè)計(jì).pdf
- FFT處理器的FPGA設(shè)計(jì).pdf
- 基于FPGA的FFT處理器研究與設(shè)計(jì).pdf
- 基于FPGA的FFT處理器的實(shí)現(xiàn).pdf
- 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的可變點(diǎn)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的通用FFT處理器的研究與實(shí)現(xiàn).pdf
- 基于FPGA的FFT信號(hào)處理器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA實(shí)現(xiàn)可擴(kuò)展高速FFT處理器的研究.pdf
- OFDM調(diào)制中的高效FFT處理器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn) (1).pdf
- 基于FPGA與流水線CORDIC算法的FFT處理器的實(shí)現(xiàn).pdf
- 基于FPGA和DAB的可變點(diǎn)FFT處理器研究.pdf
- 可配置FFT-IFFT處理器的設(shè)計(jì)及其FPGA構(gòu)造.pdf
- 并行FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CORDIC的FFT處理器設(shè)計(jì)及驗(yàn)證.pdf
- 基于fpga的微處理器設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論