

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、集成電路技術(shù)的逐漸成熟以及數(shù)字信號(hào)處理的快速發(fā)展使得正交頻分復(fù)用(OFDM)技術(shù)已經(jīng)成為通信的研究熱點(diǎn)。在 OFDM系統(tǒng)中,常常利用快速傅里葉變換(FFT)來實(shí)現(xiàn)數(shù)據(jù)的正交調(diào)制與解調(diào),所以整個(gè)系統(tǒng)的設(shè)計(jì)性能的關(guān)鍵往往是FFT處理速度,同時(shí)其也是OFDM系統(tǒng)的關(guān)鍵子模塊。所以研究和設(shè)計(jì)高速高性能的FFT處理器就顯得尤為重要。
通過研究與分析快速并行的 FFT算法,實(shí)現(xiàn)一種基于硬件仿真的高性能并行FFT算法以及基于此算法的FFT處
2、理器。該算法是基于FFT的DIT基-4算法,結(jié)合了流水線和并行結(jié)構(gòu)的特點(diǎn),通過改進(jìn)的無沖突地址映射算法,并行訪問兩個(gè)基4蝶形運(yùn)算所需的8個(gè)操作數(shù),實(shí)現(xiàn)基于存儲(chǔ)器的2個(gè)流水蝶形運(yùn)算的并行處理結(jié)構(gòu)。利用改進(jìn)的CORDIC算法實(shí)現(xiàn)旋轉(zhuǎn)因子的生成操作,省去了復(fù)雜的復(fù)數(shù)乘法運(yùn)算。數(shù)據(jù)結(jié)構(gòu)采用塊浮點(diǎn),增大了數(shù)據(jù)的動(dòng)態(tài)范圍,有效解決了 FFT中運(yùn)算溢出的問題。通過改進(jìn)的并行FFT算法降低了處理器的實(shí)現(xiàn)復(fù)雜度。
對設(shè)計(jì)的處理器進(jìn)行FPGA與M
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- FFT處理器的FPGA設(shè)計(jì).pdf
- 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器的實(shí)現(xiàn).pdf
- 基-4FFT處理器的設(shè)計(jì)與物理實(shí)現(xiàn).pdf
- 通用高速FFT-IFFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的可變點(diǎn)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向多核向量處理器的FFT算法設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- 1024點(diǎn)浮點(diǎn)FFT處理器的研究與實(shí)現(xiàn).pdf
- 高速低成本可重構(gòu)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 浮點(diǎn)FFT處理器IP設(shè)計(jì).pdf
- OFDM調(diào)制中的高效FFT處理器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于SEP3203微處理器的FFT系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器研究與設(shè)計(jì).pdf
- 基于FPGA的FFT處理器的設(shè)計(jì).pdf
- 基于FPGA的通用FFT處理器的研究與實(shí)現(xiàn).pdf
- 塊浮點(diǎn)FFT處理器系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的FFT處理器的設(shè)計(jì)與優(yōu)化.pdf
- BTMB系統(tǒng)中去PN及3780點(diǎn)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論