2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、近年來,半導(dǎo)體技術(shù)飛速發(fā)展,根據(jù)摩爾定律,半導(dǎo)體器件的尺寸必須不斷縮小,現(xiàn)已進(jìn)入納米級領(lǐng)域,伴隨而來的則是極具挑戰(zhàn)的制作工藝和衰退的器件性能。其中,F(xiàn)inFET器件由于具有三面立體式的柵極結(jié)構(gòu)設(shè)計,可增強柵極對溝道的控制能力,抑制溝道穿通效應(yīng)所產(chǎn)生的漏電流,因此已經(jīng)被工業(yè)界所采用,正逐漸成為主流基本單元器件。但隨著器件尺寸的繼續(xù)縮小,更嚴(yán)重的問題又出現(xiàn)了,近年來出現(xiàn)的源、漏和溝道摻雜類型和濃度均一致的無結(jié)FinFET器件被認(rèn)為是能夠克服

2、傳統(tǒng)FinFET極具挑戰(zhàn)的制作工藝和較高的熱預(yù)算,可滿足FinFET結(jié)構(gòu)尺寸繼續(xù)縮小的下一代主流器件結(jié)構(gòu)。
  本論文利用仿真軟件Sentaurus TCAD對無結(jié)FinFET器件進(jìn)行了三維電學(xué)特性仿真研究,并進(jìn)一步深入研究了結(jié)構(gòu)參數(shù)對器件性能的影響。仿真結(jié)果顯示,無結(jié)FinFET器件與相同條件下的傳統(tǒng)反型FinFET器件相比,DIBL(Drain Induced Barrier Lowing)值降低了50%,亞閾值斜率也降低了1

3、3%,證明無結(jié)FinFET器件抑制短溝道效應(yīng)的能力增強。且減小器件的截面積,增大柵極長度或減小柵氧厚度均可以達(dá)到改善器件電學(xué)性能的目的。但由于無結(jié)器件內(nèi)溝道區(qū)摻雜濃度過高,導(dǎo)致驅(qū)動電流較低,因此采用雙材料柵結(jié)構(gòu)和High-K介質(zhì)側(cè)墻結(jié)構(gòu)進(jìn)一步改善了無結(jié)FinFET器件的電流驅(qū)動能力和抗短溝道效應(yīng)能力。結(jié)果證明雙材料柵無結(jié) FinFET器件相比于單材料柵無結(jié)FinFET器件,驅(qū)動電流得到了顯著的提高,DIBL值也減小了近43%,而亞閾值斜

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論