動態(tài)雙頻跳頻通信系統(tǒng)結(jié)構(gòu)及其關(guān)鍵模塊的FPGA實現(xiàn).pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、動態(tài)雙頻跳頻通信系統(tǒng)(Dynamic Double Freqency HoppingCommunication System,DDFHCS)具有高保密性、高穩(wěn)定性、高抗干擾性以及易擴展性和易實現(xiàn)性。本文詳細研究了動態(tài)雙頻跳頻同步系統(tǒng),分析了系統(tǒng)的整體結(jié)構(gòu),包括同步建立、同步保持以及遲入網(wǎng)同步等。本系統(tǒng)采用混沌偽隨機序列作為跳頻序列發(fā)生器,具有較大的線性復(fù)雜度,各頻率分布均勻,增強了系統(tǒng)的抗干擾性;頻率合成采用直接數(shù)字頻率合成技術(shù)(DDF

2、S),與傳統(tǒng)的頻率合成器相比,DDFS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點;調(diào)制解調(diào)系統(tǒng)采用BPSk調(diào)制解調(diào)方式,BPSK抗噪聲性能好、易于產(chǎn)生、誤碼率低等;同步控制——本系統(tǒng)最關(guān)鍵的部分,利用狀態(tài)機,在動態(tài)雙頻跳頻同步規(guī)則下控制載波的收發(fā)時序,使狀態(tài)機在同步建立、同步保持以及遲入網(wǎng)同步三個狀態(tài)間切換。在動態(tài)雙頻跳頻同步協(xié)議基礎(chǔ)上,利用DSP Builder搭建了關(guān)鍵模塊,在Simulink仿真平臺獲得其仿真結(jié)果,然后通過S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論