2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本文在詳細研究ARINC429總線協(xié)議的基礎(chǔ)上,參考國外接口協(xié)議芯片,采用自主設(shè)計體系結(jié)構(gòu)的技術(shù)路線,從具體功能出發(fā),結(jié)合可編程邏輯器件的特點提出了一種基于FPGA的ARINC429總線接口系統(tǒng)設(shè)計方法,對系統(tǒng)進行了總體分析和結(jié)構(gòu)規(guī)劃,使用FPGA和硬件描述語言Verilog HDL,和TOP-DOWN的數(shù)字設(shè)計方法,自行設(shè)計了收發(fā)電路,完成了ARINC429總線通用接口的Verilog設(shè)計、Test Bench編寫,功能仿真,電路實現(xiàn)

2、和時序仿真一系列FPGA設(shè)計過程。
  文中介紹了ARINC429接口芯片的設(shè)計過程和仿真結(jié)果,重點介紹了三個主要模塊接收器、發(fā)送器和CPU接口的設(shè)計。對各子模塊電路進行Verilog描述,進行功能仿真,驗證電路功能正確性,將各子模塊集成后再次從系統(tǒng)級的高度進行功能仿真,使用XST對硬件設(shè)計進行綜合,利用Xilinx ISE對綜合后的電路進行實現(xiàn),編寫Test Bench利用Modelsim對實現(xiàn)后的電路網(wǎng)表進行時序仿真。根據(jù)實驗

3、室條件,在Xilinx開發(fā)板Xup xv2p30上進行下載。
  在驗證接口電路符合設(shè)計要求后,將設(shè)計的ARINC429接口芯片與8位單片機MCS-51配合構(gòu)成了ARINC429總線接口測試和應(yīng)用系統(tǒng),設(shè)計了芯片與單片機的接口邏輯,為了方便與PC機或其他外部設(shè)備進行通訊,文中設(shè)計了基于FPGA的通用異步收發(fā)器UART,描述了其工作原理和工作過程。UART模塊使得接口系統(tǒng)更具通用性。
  在硬件設(shè)計完成后,使用匯編語言,完成單

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論