2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩73頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、電子偵察往往采用寬帶數(shù)字接收機。高速的采樣率對后端信號處理系統(tǒng)的處理能力提出了較高要求,同時為達到實時性,還要求信號處理系統(tǒng)具有多任務并行處理能力。本文首先分析了簡單脈沖信號、線性調頻信號和二相編碼信號這三種雷達信號的時域和頻域特征,接著對三種信號的快速識別和參數(shù)估計算法作了研究和驗證,最后,采用高性能并行DSP+大容量FPGA的信號處理方案,選用浮點DSP處理器ADSP TS201S和Virtex-5系列FPGA,采用外部總線和鏈路口

2、混合耦合的方式分別構建了單片DSP和雙片DSP的雷達信號處理硬件平臺。 論文的主要工作如下: 1.分析了現(xiàn)代雷達對抗的信號環(huán)境,建立了簡單脈沖信號、線性調頻信號和二相編碼信號的數(shù)學模型,研究了三種信號的時域和頻域特征。 2.研究了三種信號調制類型識別和參數(shù)估計的快速算法,通過比較信號平方前后帶寬的變化完成三種信號的識別。 3.研究了一種基于特征參數(shù)的雷達信號識別算法,該方法通過信號的非周期自相關函數(shù)提取分

3、別映射信號帶寬和頻率變化率的兩個特征參數(shù),根據(jù)這兩個特征參數(shù)及其對應關系實現(xiàn)了對簡單脈沖、線性調頻、二相編碼和四相編碼四種雷達信號的類型識別。 4.基于ADSP TS201S和XC5VLX30完成了單片DSP的高速信號處理板的硬件設計和調試,包括系統(tǒng)電路板原理圖和PCB圖的設計與仿真。實現(xiàn)了DSP與FPGA之間的鏈路口高速傳輸和總線傳輸,完成了FPGA外圍接口的調試,在該硬件平臺上完成了三種雷達信號的參數(shù)估計、類型識別和分選算法

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論