無(wú)線鼠標(biāo)射頻發(fā)射芯片的設(shè)計(jì)與研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩87頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文討論了應(yīng)用于無(wú)線鼠標(biāo)的射頻發(fā)射芯片的設(shè)計(jì)與研究,主要內(nèi)容包括無(wú)線發(fā)射器結(jié)構(gòu)的選擇以及頻率合成器的CMOS電路設(shè)計(jì)。本文首先對(duì)幾種較為普遍的發(fā)射器結(jié)構(gòu)進(jìn)行分析,采用小數(shù)分頻鎖相環(huán)構(gòu)成頻率合成器,在對(duì)比了其他幾種改進(jìn)的小數(shù)分頻鎖相環(huán)構(gòu)成的頻率合成器的優(yōu)缺點(diǎn)后,使用ΣΔ調(diào)制的鎖相環(huán)構(gòu)成頻率合成器。本文討論了關(guān)于ΣΔ調(diào)制的基本原理,介紹了三種ΣΔ調(diào)制器。由于多比特MASH結(jié)構(gòu)的非線性,這里選擇單比特三階ΣΔ調(diào)制器(CRFF),最后提出實(shí)

2、現(xiàn)電路以及Verilog代碼。對(duì)于鎖相環(huán)設(shè)計(jì),本文首先討論了鎖相環(huán)線性時(shí)不變系統(tǒng)傳輸函數(shù)數(shù)學(xué)模型,鎖相環(huán)的鎖相時(shí)間以及鎖相后的擾動(dòng)毛刺的關(guān)系.從理論上引入了可以快速進(jìn)入鎖定的幾種方法,建立了快速鎖定的Simulink模型。對(duì)于具體電路實(shí)現(xiàn),本文也是先由系統(tǒng)函數(shù)入手,在分析鎖相環(huán)系統(tǒng)傳輸函數(shù)后,得出各參數(shù)與鎖相環(huán)系統(tǒng)性能的關(guān)系,在各參數(shù)適當(dāng)折衷后設(shè)計(jì)CMOS電路。最后鎖相環(huán)電路在UMC0.5um雙層金屬雙層多晶硅工藝上設(shè)計(jì)版圖并流片,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論