版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著計(jì)算機(jī)、多媒體和數(shù)據(jù)通信技術(shù)的高速發(fā)展,圖像處理技術(shù)在各個(gè)行業(yè)都得到了非常廣泛的應(yīng)用。本文是在搭建一個(gè)以DSP+FPGA的高速、高性能圖像處理硬件平臺(tái)的背景下,提出了圖像處理系統(tǒng)外部接口模塊的設(shè)計(jì)。外部接口模塊包括外部接口板和內(nèi)部PCI板,外部接口板是把系統(tǒng)外部可能采用的各種不同種類的接口接入到系統(tǒng),內(nèi)部PCI接口板用于把外部信號(hào)接入到圖像處理核心系統(tǒng)中。外部接口板和內(nèi)部PCI板之間的數(shù)據(jù),采用LVDS信號(hào)連接。
本文
2、的主要工作如下:
1.進(jìn)行了圖像處理系統(tǒng)外部接口板的設(shè)計(jì),將各種不同的數(shù)據(jù)信號(hào)和圖像信號(hào)通過(guò)外部接口板接入到圖像處理的核心系統(tǒng)中。
2.在Xilinx ISE9.2i環(huán)境下,基于FPGAⅵrtex-4系列芯片XC4VFX60進(jìn)行了通用異步收發(fā)器(UART)的設(shè)計(jì)。將8路RS-232信號(hào)和16路RS-422信號(hào)通過(guò)UART接入進(jìn)來(lái),分別對(duì)UART的波特率發(fā)生模塊、接收模塊、數(shù)據(jù)緩沖模塊、發(fā)送模塊進(jìn)行了設(shè)計(jì)。
3、r> 3.由于系統(tǒng)沒(méi)有足夠的IO管腳,所以對(duì)8路RS-232信號(hào)和16路RS-422信號(hào)進(jìn)行了多路時(shí)分復(fù)用的設(shè)計(jì),分別將其轉(zhuǎn)換為1路LVDS信號(hào),接入到圖像處理核心系統(tǒng)中。
在Xilinx ISE9.2i環(huán)境下,用ISE Simulator對(duì)8路RS-232信號(hào)及16路RS-422信號(hào)接入模塊UART的設(shè)計(jì)及時(shí)分復(fù)用的設(shè)計(jì)進(jìn)行了功能仿真驗(yàn)證,結(jié)果表明,信號(hào)可以通過(guò)UART正確的接入,并且按照要求實(shí)現(xiàn)了多路信號(hào)的時(shí)分復(fù)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的焊縫圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的圖像預(yù)處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的紅外圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的圖像采集及處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的紅外圖像處理系統(tǒng)及算法設(shè)計(jì).pdf
- 基于FPGA的快速圖像處理系統(tǒng).pdf
- 基于FPGA的實(shí)時(shí)圖像處理系統(tǒng).pdf
- 基于FPGA的圖像采集處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的視頻圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的工業(yè)相機(jī)圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的圖像采集與處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA和PCI的圖像處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的工業(yè)圖像采集及預(yù)處理系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的視頻圖像處理系統(tǒng).pdf
- 基于dsp和fpga的圖像處理系統(tǒng)設(shè)計(jì)
- 基于FPGA的圖像采集處理系統(tǒng).pdf
- 基于FPGA的雷達(dá)信號(hào)預(yù)處理系統(tǒng)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論