版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本課題為IP核設(shè)計(jì)關(guān)鍵技術(shù)研究(戰(zhàn)略創(chuàng)造推進(jìn)事業(yè)Core Research for Evol-utionalScience and Technology)里的一個(gè)研究點(diǎn),其中涉及到對(duì)高性能IP核的設(shè)計(jì)以及IP核再利用等關(guān)鍵技術(shù)的探索研究,本研究即來(lái)源于此。
IP核是一段具有特定電路功能的硬件描述語(yǔ)言程序,按照處理器IP核的位數(shù)不同,4位、8位、16位和32位IP核已經(jīng)被相應(yīng)開(kāi)發(fā)。然而,現(xiàn)有的處理器IP核只能處理固定位數(shù)的程
2、序。客戶(hù)們經(jīng)常不得不購(gòu)買(mǎi)不同位數(shù)的IP核以處理相應(yīng)位數(shù)的程序。因此,從IP核使用的方便性以及經(jīng)濟(jì)劃算角度考慮,我們急需要開(kāi)發(fā)一款能夠執(zhí)行不同位數(shù)程序的IP核。本文設(shè)計(jì)了一款高性能,多對(duì)象IP核,設(shè)計(jì)主要包括三個(gè)方面:1)指令集設(shè)計(jì):在MIPS32指令集的基礎(chǔ)上,添加了MIPSl6的指令集給這款工P核,并定義了它們。2)寄存器文件設(shè)計(jì):MIPS16的寄存器采用片上RAM的設(shè)計(jì)實(shí)現(xiàn)方法,MIPS32的寄存器主要采用原邏輯單元實(shí)現(xiàn)方法。3)握
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能DSP的IP核設(shè)計(jì)與功能驗(yàn)證.pdf
- 高性能MCU內(nèi)核及MAC單元IP核設(shè)計(jì).pdf
- 高性能FPGA可配置存儲(chǔ)器的IP核設(shè)計(jì).pdf
- 高性能嵌入式媒體微處理器IP核設(shè)計(jì)研究.pdf
- 高性能DSP IP設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的高性能32位浮點(diǎn)FFT IP核的開(kāi)發(fā).pdf
- 高性能IP組播路由算法研究.pdf
- DVI—IP核研究與設(shè)計(jì).pdf
- 高性能IP查找與報(bào)文分類(lèi)技術(shù)研究.pdf
- FPGA IP核的設(shè)計(jì).pdf
- JPEG IP核的設(shè)計(jì).pdf
- 高性能多頻帶微波濾波器設(shè)計(jì)與研究.pdf
- 寬帶IP技術(shù)和高性能路由交換機(jī)的設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于多IP核SH2000芯片的可測(cè)性設(shè)計(jì)研究.pdf
- 基于FPGA的多通道DMA控制器的IP核設(shè)計(jì).pdf
- PCI IP軟核設(shè)計(jì)技術(shù)的研究.pdf
- 基于LTCC的小型高性能多工器設(shè)計(jì)與研究.pdf
- 高性能嵌入式RISC微處理器核設(shè)計(jì)研究.pdf
- 高性能多協(xié)議目標(biāo)器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- PCI Express端點(diǎn)IP核設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論