版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、神經(jīng)系統(tǒng)的損傷與恢復(fù),一直以來都是神經(jīng)科學(xué)研究中的一項(xiàng)重要方向。目前的研究表明,中樞神經(jīng)系統(tǒng)損傷后的再生極為困難?,F(xiàn)有的生物學(xué)和醫(yī)學(xué)方法恢復(fù)中樞神經(jīng)系統(tǒng)功能的效果遠(yuǎn)達(dá)不到實(shí)際應(yīng)用的需求。另一方面信息技術(shù)的高速發(fā)展以及電子信息與生物學(xué)的交叉融合,為神經(jīng)損傷的功能恢復(fù)提供了新的研究方法。隨著集成電路技術(shù)的不斷發(fā)展,特征尺寸也越來越小,為體內(nèi)植入式器件的發(fā)展提供了可能,在受損神經(jīng)處植入相應(yīng)的芯片,通過這個(gè)芯片建立神經(jīng)傳輸?shù)耐ǖ?,?shí)現(xiàn)受損神經(jīng)的
2、功能再生。
論文首先對(duì)神經(jīng)信號(hào)橋接設(shè)計(jì)和相關(guān)理論進(jìn)行了研究,在課題組前期動(dòng)物實(shí)驗(yàn)數(shù)據(jù)的基礎(chǔ)上,確定電路設(shè)計(jì)的指標(biāo)。采用CSMC0.5μm CMOS工藝設(shè)計(jì)了神經(jīng)信號(hào)橋接電路芯片。該電路包含神經(jīng)信號(hào)探測(cè)電路,濾波回路,信號(hào)放大,功能電激勵(lì)電路(FES)。其中探測(cè)電路是由三個(gè)運(yùn)算放大器組成的儀表放大器。系統(tǒng)具體的實(shí)現(xiàn)為其中兩級(jí)折疊共源共柵運(yùn)放和輸入輸出均為滿擺幅的AB類運(yùn)放的設(shè)計(jì)。電路的工作頻率為400Hz~4KHz,整個(gè)系統(tǒng)
3、的功耗,在±2.5V電源電壓下為3mW左右。芯片的版圖面積為932μm×915μm。芯片的封裝形式DIP封裝,并完成了電學(xué)測(cè)試。
根據(jù)已有的實(shí)驗(yàn)結(jié)果,采用電壓激勵(lì)時(shí)有可能會(huì)存在激勵(lì)電壓不夠或者能量不夠的情況,所以對(duì)神經(jīng)信號(hào)橋接電路進(jìn)行了改進(jìn),論文設(shè)計(jì)了DC-DC升壓芯片來提高功能電激勵(lì)級(jí)的驅(qū)動(dòng)能力,這里采用的是峰值電流模PWM/PFM雙模式控制的同步整流結(jié)構(gòu)。論文介紹了系統(tǒng)的建模及穩(wěn)定性分析,討論了主要的模擬電路模塊,如電
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 電荷泵電子鎮(zhèn)流器芯片外接電路研究.pdf
- 微電子神經(jīng)橋關(guān)鍵電路研究.pdf
- PCI轉(zhuǎn)StarFabric橋接電路的設(shè)計(jì)與ASIC實(shí)現(xiàn).pdf
- 微弱神經(jīng)信號(hào)探測(cè)電路設(shè)計(jì)研究.pdf
- 神經(jīng)信號(hào)提取電極及處理電路研究.pdf
- 神經(jīng)橋集成電路的設(shè)計(jì).pdf
- 高性能北橋芯片的PCI接口電路設(shè)計(jì).pdf
- 設(shè)計(jì)電路及連接電路練習(xí)題
- 如何焊接電路板
- 神經(jīng)元芯片中電路與MEA的設(shè)計(jì)及實(shí)驗(yàn)研究.pdf
- 電流激勵(lì)神經(jīng)信號(hào)再生集成電路設(shè)計(jì)研究.pdf
- 電壓激勵(lì)神經(jīng)信號(hào)再生集成電路設(shè)計(jì)研究.pdf
- 連接電路、畫電路圖練習(xí)題
- 微傳感器微弱電壓信號(hào)讀出電路芯片設(shè)計(jì).pdf
- 連接電路畫電路圖練習(xí)題
- 基于直接電流算法的無橋PFC研究.pdf
- 基于低延時(shí)電平移位電路的半橋驅(qū)動(dòng)芯片設(shè)計(jì).pdf
- 體內(nèi)植入式神經(jīng)信號(hào)探測(cè)系統(tǒng)和芯片設(shè)計(jì)與實(shí)驗(yàn)研究.pdf
- 多芯片組件高速電路的布局布線及信號(hào)完整性研究.pdf
- 植入式微電子神經(jīng)橋芯片經(jīng)皮無線供能系統(tǒng)研究.pdf
評(píng)論
0/150
提交評(píng)論