版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、DRAM集成電路芯片的刷新周期直接影響其功耗及性能。在一定條件下,延長刷新周期有利于降低DRAM芯片的功耗,提高性能。
本課題以某種DRAM芯片為研究對象,通過改變該DRAM芯片在集成電路制造過程中的工藝及工藝整合技術(shù)來研究延長其刷新周期的若干方法。延長刷新周期的方法有很多,有人注重于改變材料種類,有人注重于改變電路設(shè)計結(jié)構(gòu)。本文主要側(cè)重于改變DRAM制造過程中的工藝及工藝整合技術(shù)。
在分析了可能影響刷新周期
2、的一系列因素之后,把重點改進點放在增加電荷存儲量和減小電荷流失量兩個大的方向。針對這兩個大方向,本課題進行了一系列實驗,引入諸如存儲單元內(nèi)輕摻雜注入(CLDimplant)、DirectSTICMP、對半球形電容顆粒HSG(HemisphericalGrain)進行摻雜和退火等多種新的工藝或工藝整合技術(shù),以“理論推理—實驗—驗證”的論證方式為基本研究方式對新工藝進行評估。
實驗發(fā)現(xiàn),通過增加層疊型電容的高度能顯著提高電容值
3、,在HSG形成之后有效地控制好摻雜的磷離子劑量并加入退火將其激活也能提高電容值,電容值的增加有利于延長DRAM的刷新周期。
實驗還發(fā)現(xiàn),在柵極形成之后,對存儲單元內(nèi)連接位線通孔數(shù)據(jù)區(qū)域進行特殊的存儲單元內(nèi)輕摻雜(CLDimplant)注入能有效減少溝道中的電荷流失,從而延長刷新周期。
此外,實驗還發(fā)現(xiàn)削弱源漏與襯底間的電場也能有效減少電荷流失,有利于延長刷新周期。
希望本文能為有意于研究DRAM
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 集成電路制造工藝教案
- 集成電路制造工藝流程
- 集成電路制造流程
- 集成電路制造論文
- 集成電路制造工藝論文格式要求
- 《集成電路工藝原理芯片制造》課程試題
- 集成電路工藝總結(jié)
- 集成電路制造工藝流程之詳細解答
- 集成電路工藝實驗
- 基于溫度的DRAM刷新時鐘產(chǎn)生電路設(shè)計.pdf
- 集成電路芯片制造工藝員(師)職業(yè)標準(試行)
- 集成電路測試方法研究
- 集成電路工藝個人總結(jié)
- 集成電路制造公司名稱
- 集成電路引腳的判別方法
- 集成電路芯片制造企業(yè)調(diào)研表
- 集成電路分析領(lǐng)域的模型降階方法研究與改進.pdf
- 硅集成電路工藝基礎(chǔ)重點
- 集成電路產(chǎn)品測試管理系統(tǒng).pdf
- 半導體工藝集成電路制造技術(shù)答案1,2單元
評論
0/150
提交評論