液晶顯示控制器中存儲體系結(jié)構(gòu)的設計.pdf_第1頁
已閱讀1頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、液晶顯示控制器是面向液晶顯示應用的高集成度圖形圖像顯示控制芯片,其主要作用是為電子信息設備所使用的液晶顯示器件提供同步信號與顯示數(shù)據(jù),同時具備一定的圖形圖像處理和顯示特效實現(xiàn)的功能。近年來,全球通信、網(wǎng)絡、便攜式產(chǎn)品需求增長,為液晶顯示控制器芯片帶來了廣闊的市場空間,同時也促進了液晶顯示控制器芯片朝著高集成度、功能多樣化和低功耗的方向發(fā)展。
   隨著各種顯示設備對顯示效果的要求越來越高,液晶顯示控制器所需要的幀數(shù)據(jù)緩沖存儲器容

2、量也越來越大。同時,幀數(shù)據(jù)緩沖存儲器是液晶顯示控制器中最重要的組成部分,其結(jié)構(gòu)和容量直接影響液晶顯示控制器的應用范圍和性能。本文在分析液晶顯示控制器整體結(jié)構(gòu)的基礎上,針對液晶顯示應用的特點,實現(xiàn)了兩種液晶顯示控制器存儲體系結(jié)構(gòu)。一種是使用數(shù)據(jù)壓縮編碼對顯示數(shù)據(jù)進行壓縮,從而達到節(jié)省存儲器空間和降低存儲器訪問功耗的目的;另外一種則是采用外接顯示存儲器的方式來滿足顯示對存儲器容量的需求。文中首先討論了這兩種結(jié)構(gòu)的原理和基本操作,然后給出了關

3、鍵部分的實現(xiàn)方法和仿真波形,并對存儲器仲裁、地址譯碼等一些重要問題進行了分析。兩種結(jié)構(gòu)均在FPGA平臺上進行了驗證。同時,也使用0.18μm CMOS工藝進行了邏輯綜合。論文的后兩章給出了FPGA驗證、綜合的方法和結(jié)果。最后對整個設計的功耗進行了分析和優(yōu)化。
   整個設計采用自頂向下(Top-down)的設計流程。使用Verilog硬件描述語言完成對液晶顯示控制器的功能描述,并使用各種EDA工具進行實現(xiàn)和驗證。FPGA驗證、綜

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論