2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、成像,是電荷耦合器件(CCD)這種固體傳感器的一個重要應(yīng)用。TDI CCD(Time Delay-integration)器件是一種工作在延遲積分模式下的特殊線陣電荷耦合器件。本課題研究的內(nèi)容,就是以國產(chǎn)的PtSi(鉑硅)高分辨率可見光多抽頭409696′TDI CCD為核心器件,組建可見光數(shù)字靜態(tài)成像系統(tǒng)。
  以往CCD成像系統(tǒng)大多數(shù)采用以DSP(數(shù)字處理器)+FPGA(現(xiàn)場可編程門陣列)為架構(gòu)構(gòu)建數(shù)字靜態(tài)成像系統(tǒng)。這種系統(tǒng)雖

2、然因為DSP的數(shù)據(jù)處理能力強大而運算速度快,但是,由于是基于總線分時復(fù)用,所以,DSP和FPGA之間就需要頻繁轉(zhuǎn)換對系統(tǒng)的控制權(quán),從而必然會降低整個系統(tǒng)的數(shù)據(jù)傳輸效率,增加系統(tǒng)時鐘控制邏輯的復(fù)雜度,給系統(tǒng)的設(shè)計和應(yīng)用帶來諸多不便。
  本課題則采用了與以往不同的、以嵌入式NIOS II+FPGA構(gòu)架為基礎(chǔ)的成像系統(tǒng)方案。NIOS II處理器工作頻率達百兆級,從而使得大部分指令可以在1個時鐘周期內(nèi)完成,獲得超過250DMIPS(25

3、0′100 Million Instructions per second)的性能;另外,它還擁有靈活的可編程能力。FPGA則不僅擁有能讓嵌入式系統(tǒng)的設(shè)備和應(yīng)用實現(xiàn)最完美匹配的靈活性,并能以每通道較低的成本達到最高的數(shù)據(jù)吞吐量。所以,課題所設(shè)計的工作架構(gòu),可以大大簡化系統(tǒng)設(shè)計的復(fù)雜性,降低系統(tǒng)的開發(fā)成本,增強系統(tǒng)運行的可靠性。
  本課題在深入研究409696′ TDI CCD器件的結(jié)構(gòu)及其原理的基礎(chǔ)上,設(shè)計了符合要求的成像物鏡光

4、學(xué)系統(tǒng)的性能參數(shù),以復(fù)雜可編程邏輯器件(CPLD)為核心,設(shè)計制作了TDI CCD的驅(qū)動電路,并采取了相關(guān)雙采樣技術(shù)進行輸出信號的降噪處理,同時,完成了12bitA/D轉(zhuǎn)換處理。為實現(xiàn)完整數(shù)字圖像的輸出,設(shè)計并實現(xiàn)了多路數(shù)字信號的合成,且滿足了系統(tǒng)輸出數(shù)據(jù)速率20 MHz的要求。最后,針對409696′ TDI CCD器件對均勻入射光的非均勻響應(yīng)問題,提出了適合實驗室條件的兩點校正算法。分析了兩點校正的原理,并采用NIOS II軟核為處

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論