全數(shù)字化超寬帶接收器的ADC電路及數(shù)據(jù)存儲設(shè)計.pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著微電子器件的高速發(fā)展,超寬帶技術(shù)開始應(yīng)用于民用領(lǐng)域。在短距離通信中,超寬帶通信以低功耗、高速率、高容量、多址接入等優(yōu)點引起人們廣泛的關(guān)注。它是一門很有發(fā)展前景的技術(shù)。
  本課題設(shè)計了一個全數(shù)字化超寬帶接收器的ADC電路及數(shù)據(jù)存儲系統(tǒng)。利用一個超高速的AD轉(zhuǎn)換器,對超寬帶窄脈沖信號進(jìn)行數(shù)字化。采用了ADC與高速FPGA結(jié)合的方案,對接收的信號進(jìn)行存儲。
  在對接收系統(tǒng)具體指標(biāo)進(jìn)行分析的基礎(chǔ)上,對芯片型號進(jìn)行選擇和設(shè)計。

2、采用的ADC芯片是Atmel公司生產(chǎn)的AT84AD001,通過對其三線串行接口進(jìn)行設(shè)置,使其工作在交錯模式下,達(dá)到系統(tǒng)所需的采樣率。采用的FPGA芯片是Altera公司的EP2S60F1020,對FPGA內(nèi)部的專用收發(fā)器進(jìn)行研究與利用,對FPGA與ADC的接口進(jìn)行了詳細(xì)的分析與設(shè)計。本文的研究內(nèi)容主要包括以下幾個方面:
  (1)第一章介紹了課題研究的背景及超寬帶技術(shù)的發(fā)展?fàn)顩r。
  (2)第二章在分析應(yīng)用軟件無線電技術(shù)優(yōu)勢

3、的基礎(chǔ)上,提出了一種全數(shù)字化超寬帶接收器的設(shè)計方案。分析接收器使用的ADC芯片和FPGA芯片的技術(shù)指標(biāo),并設(shè)計了由ADC和FPGA構(gòu)成的2GHz的數(shù)據(jù)采集系統(tǒng)。
  (3)第三章分析并設(shè)計了ADC的工作方式。對ADC的外圍電路進(jìn)行設(shè)計,包括三線串口配置電路、模擬輸入電路、時鐘輸入電路和電源電路。最后指出ADC電路在PCB設(shè)計中存在的問題。
  (4)第四章在分析交錯模式采樣原理的基礎(chǔ)上,提出了解決通道失配誤差的方法。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論