2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、數(shù)字模擬轉(zhuǎn)換器(Digital-Analog Converter,DAC)在數(shù)?;旌舷到y(tǒng),如圖像信號處理系統(tǒng)、有線與無線通信系統(tǒng)中有著廣泛的應用。數(shù)字技術(shù)的快速發(fā)展,也對DAC提出了更高的要求,高速高精度、低壓低功耗是DAC的發(fā)展方向。
  通過閱讀大量文獻,較為全面地概括了DAC的國內(nèi)外動態(tài)??偨Y(jié)了DAC的基本原理和參數(shù),分析了幾種典型的DAC結(jié)構(gòu),比較了各種典型結(jié)構(gòu)的優(yōu)缺點,根據(jù)指標要求確定了采用流水線(Pipeline)DA

2、C進行設(shè)計。
  基于開關(guān)電容技術(shù),流水線DAC根據(jù)輸入數(shù)字碼存儲電荷,利用多相不交迭時鐘控制相鄰的采樣電容進行電荷重分配實現(xiàn)了高低位的加權(quán)求和,并將計算結(jié)果依次向高位傳遞,并轉(zhuǎn)化為電壓輸出。整個DAC由采樣電容陣列、輸入時序調(diào)整、輸出緩沖和多相時鐘生成等模塊組成。
  分析了影響輸出精度和速度的主要非理想因素后,進行了三項探索性的研究開發(fā)和分析討論。為了提高線性度,改進了采樣電容陣列的結(jié)構(gòu),增加了常開常閉的dummy管陣列

3、,減小了寄生電容的影響;為了提高高頻輸入下的SFDR,在輸出緩沖模塊中增加了保持周期,實現(xiàn)了不歸零(NRZ)的DAC;采用延遲鎖相環(huán)(DDL)實現(xiàn)了多相不交迭時鐘,可以與其他電路共用一個時鐘模塊。在此基礎(chǔ)上,通過分析綜合,實現(xiàn)了10位200MS/s的流水線DAC。
  在TSMC0.25μm CMOS工藝模型下,該DAC的仿真結(jié)果表明:微分非線性(DNL)小于0.25LSB,積分非線性(INL)小于0.8LSB,在0~0.5fs范

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論