

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著近年來信息技術(shù)的不斷發(fā)展,信息安全技術(shù)在其中的地位也隨之越來越重要,而信息安全的核心是密碼技術(shù)。在目前眾多的加密算法中,AES加密算法以其安全、性能好、效率高、實用、靈活而得到廣泛的應用。但使用AES進行保密通信時,通信雙方需要采取相同的密碼,因此其密鑰的分發(fā)和管理非常復雜、代價高昂。本論文在綜合了國內(nèi)外近年來在密碼學算法的研究以及相關(guān)技術(shù)發(fā)展的基礎(chǔ)上,經(jīng)過系統(tǒng)深入的研究,最終采用了AES加密數(shù)據(jù),RSA加密密鑰的混合加密算法。引入
2、RSA加密密鑰這一方法,在不對AES加密速度產(chǎn)生很大影響的情況下,有效解決了AES在密鑰管理方面的不足。最終得到的算法用VerilogHDL編寫代碼,并下載到Xilinx公司的VirtexⅡ系列xc2v1000器件中,經(jīng)驗證功能正確,同時還進行了ASIC的前端設(shè)計。 本論文主要展開了以下幾個方面的工作:1.對AES和RSA加密算法進行了分析和比較,得出這兩種加密算法之間具有互補性,它們的混合加密具有可行性。 2.根據(jù)AE
3、S和RSA加密算法各自特點——AES速度快,適合加密數(shù)據(jù)量大的信息;RSA密鑰管理方便,適合于加密關(guān)鍵性信息,提出用AES加密數(shù)據(jù)、RSA加密密鑰的混合加密算法。并編寫VerilogHDL代碼,選用Xilinx公司的XST軟件進行綜合,最后下載至xc2v1000器件中,經(jīng)驗證功能正確。 3.將得到的VerilogHDL源文件進行AISC的前端實現(xiàn)。采用臺積電的0.25umCMOS工藝庫,用DesignCompiler進行綜合,P
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- AES加密算法的FPGA實現(xiàn).pdf
- 針對AES加密算法的研究及其FPGA實現(xiàn).pdf
- CCSDS圖像壓縮和AES加密算法研究及其FPGA實現(xiàn).pdf
- CCSDS圖像壓縮算法與AES加密算法的FPGA實現(xiàn)研究.pdf
- 基于FPGA的CCSDS圖像壓縮和AES加密算法的實現(xiàn).pdf
- 基于AES加密算法的改進及其MATLAB實現(xiàn).pdf
- AES和MD5混合加密算法的硬件實現(xiàn).pdf
- 基于FPGA的改進型AES加密算法的研究.pdf
- AES加密算法及其IC設(shè)計方法研究.pdf
- 基于WSN的ECC與AES混合加密算法研究.pdf
- RSA和AES混合加密算法的電路設(shè)計.pdf
- AES加密算法的研究與IP核設(shè)計實現(xiàn).pdf
- 基于AES的短分組加密算法研究及其應用.pdf
- 基于FPGA的AES加密算法在網(wǎng)絡(luò)認證中的應用.pdf
- 加密卡的研制與加密算法的FPGA實現(xiàn).pdf
- 基于FPGA的加密算法的研究與實現(xiàn).pdf
- AES加密算法的差分電磁攻擊.pdf
- 基于混沌理論的AES動態(tài)加密算法研究.pdf
- 高吞吐率XTS-AES加密算法的硬件實現(xiàn).pdf
- 基于FPGA的IDEA加密算法的硬件實現(xiàn).pdf
評論
0/150
提交評論