高速隔離計(jì)數(shù)器的研制.pdf_第1頁(yè)
已閱讀1頁(yè),還剩59頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本論文對(duì)高速隔離計(jì)數(shù)器進(jìn)行了研究。該模塊基于PXI總線,PXI計(jì)數(shù)器模塊是國(guó)防科工委重點(diǎn)預(yù)研項(xiàng)目“PXI總線測(cè)試系統(tǒng)國(guó)產(chǎn)化”的一個(gè)子項(xiàng)目。它可以廣泛應(yīng)用于頻率測(cè)量,周期測(cè)量等場(chǎng)合。
  本文在參閱了大量技術(shù)參考文獻(xiàn)的基礎(chǔ)上,通過(guò)對(duì)國(guó)內(nèi)外PXI計(jì)數(shù)器發(fā)展情況的調(diào)研及對(duì)用戶需求的分析,確定了模塊的總體方案。本文對(duì)計(jì)數(shù)器的主要功能之一,頻率測(cè)量方法進(jìn)行了分析,提出采用閘門時(shí)間修正法進(jìn)行測(cè)頻,降低了量化誤差的影響。在計(jì)數(shù)器功能的實(shí)現(xiàn)上采用

2、FPGA(FieldProgrammableGateArray),利用VerilogHDL(HardwareDescriptionLanguage)語(yǔ)言編寫了各個(gè)功能模塊,不僅使整個(gè)設(shè)計(jì)更加緊湊、穩(wěn)定且可靠,而且可以根據(jù)實(shí)際的任務(wù)要求,在無(wú)需改變硬件電路板的情況下,通過(guò)修改硬件描述語(yǔ)言程序,即可修改電路功能。在通道電路設(shè)計(jì)上,采用了隔直電路,提高了抗直流干擾的能力。使用了高性能的隔離電源、磁隔離芯片和光電耦合器,實(shí)現(xiàn)了對(duì)計(jì)數(shù)器的完全隔離

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論