基于ddspll技術的線性調頻信號發(fā)生器的實現(xiàn)_第1頁
已閱讀1頁,還剩69頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、分類號.UDC編桂林電子科技大學碩士學位論文題目基于DDSPLL技術的線性調頻信號發(fā)生器的實現(xiàn)(英文)_____ImplementationofLFMWavefmGenerat_______________BasedonDDSPLLTechnology________名務職姓、名生姓師究_研指論文帥張Ml位門類:工學碩士專業(yè):信號與信息處理文日期:2011年4月辯時間:2011年6月年月日萬方數(shù)據(jù)摘要摘要波形信號發(fā)生器是現(xiàn)代電子系統(tǒng)的重

2、要組成部分,基于DDSPLL技術的波形發(fā)生器廣泛應用于通信、測控、導航、雷達、醫(yī)療等領域。本文首先闡述波形信號發(fā)生技術的發(fā)展歷程,對直接數(shù)字頻率合成技術DDS典型的系列芯片進行了基本性能的比較,同時又對鎖相頻率合成技術中的ADF4360系列鎖相環(huán)芯片進行論述;研究DDSPLL的波形產(chǎn)生器技術的基本原理及其優(yōu)缺點;最終選定DDS系列中AD9852芯片和PLL芯片ADF43607作為本文設計的波形信號發(fā)生器的核心芯片。其次,介紹了基于AD9

3、852與ADF43607的波形信號發(fā)生器的開發(fā)設計。具體研究了AD9852和ADF43607的內部結構、工作原理等,并詳細闡述其外圍電路的設計,如:低通濾波電路,DAC阻抗匹配以及環(huán)路濾波器等,并歸納實際設計中所必要的注意事項。在軟件平臺上,分別以FPGA和ADF4360Software對DDS和PLL進行編程控制,文中詳盡闡述了兩者的接口和編程,給出了具體的接口設計和程控方法。最后,結合實際調試經(jīng)歷,本文介紹了系統(tǒng)調試的關鍵步驟和結果

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論