版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、11實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)一實(shí)驗(yàn)一門電路邏輯功能及測試門電路邏輯功能及測試一、實(shí)驗(yàn)?zāi)康?、熟悉門電路邏輯功能。2、熟悉數(shù)字電路實(shí)驗(yàn)箱及示波器使用方法。二、實(shí)驗(yàn)儀器1、示波器;2、實(shí)驗(yàn)用元器件:74LS00二輸入端四與非門2片74LS20四輸入端雙與非門1片74LS86二輸入端四異或門1片74LS04六反相器1片三、實(shí)驗(yàn)內(nèi)容及結(jié)果分析1、測試門電路邏輯功能、測試門電路邏輯功能⑴選用雙四輸入與非門74LS20一只,插入面包板(注意集成電路應(yīng)擺正放平)
2、,按圖1.1接線,輸入端接S1~S4(實(shí)驗(yàn)箱左下角的邏輯電平開關(guān)的輸出插口),輸出端接實(shí)驗(yàn)箱上方的LED電平指示二極管輸入插口D1~D8中的任意一個(gè)。⑵將邏輯電平開關(guān)按表1.1狀態(tài)轉(zhuǎn)換,測出輸出邏輯狀態(tài)值及電壓值填表。①實(shí)驗(yàn)電路如右圖所示:②實(shí)驗(yàn)結(jié)果:表1.133Y=Y=(ABAB)()(ABAB)圖1.3的邏輯表達(dá)式:Z=ABZ=ABY=Y=(AB(AB)()(ABAB)①實(shí)驗(yàn)電路如圖所示:②實(shí)驗(yàn)結(jié)果如下表所示:表1.2表1.3③結(jié)果
3、分析:經(jīng)分析,上述兩電路圖的邏輯表達(dá)式如上所示。按表格1.2、1.3輸入信號(hào),得到如上圖所示的結(jié)果,驗(yàn)證了邏輯電路的邏輯關(guān)系。3、利用與非門控制輸出、利用與非門控制輸出用一片74LS00按圖1.4接線。S分別接高、低電平開關(guān),用示波器觀察S對(duì)輸出脈沖的控制作用。①電路圖如圖1.4所示。②結(jié)果如下:輸入輸出ABY電壓V0000.1840113.8041013.7841100.181輸入輸出ABYY電壓VZZ電壓V0000.17600.15
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 門電路邏輯功能及測試實(shí)驗(yàn)報(bào)告
- 門電路邏輯功能及測試-實(shí)驗(yàn)報(bào)告(有數(shù)據(jù))
- 門電路邏輯功能測試實(shí)驗(yàn)報(bào)告
- 實(shí)驗(yàn)1基本門電路的邏輯功能測試和組合邏輯電路
- 實(shí)驗(yàn)一集成邏輯門電路的測試與使用
- 實(shí)驗(yàn)3設(shè)計(jì)組合邏輯電路實(shí)驗(yàn)報(bào)告
- 實(shí)驗(yàn)四 集成門電路參數(shù)測試
- 組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
- 組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
- 邏輯門電路測試一共2周
- 電路原理實(shí)驗(yàn)報(bào)告
- 數(shù)字邏輯課程實(shí)驗(yàn)報(bào)告
- 《地址譯碼電路實(shí)驗(yàn)》的實(shí)驗(yàn)報(bào)告
- 組合邏輯門電路
- 實(shí)驗(yàn)二門電路組合實(shí)驗(yàn)
- 黑盒測試實(shí)驗(yàn)報(bào)告
- 軟件測試實(shí)驗(yàn)報(bào)告
- 實(shí)驗(yàn)報(bào)告模板-實(shí)驗(yàn)一
- 實(shí)驗(yàn)報(bào)告一
- 2022年組合邏輯電路的設(shè)計(jì)實(shí)驗(yàn)報(bào)告
評(píng)論
0/150
提交評(píng)論