版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、實(shí)驗(yàn)一實(shí)驗(yàn)一門(mén)電路邏輯功能及測(cè)試門(mén)電路邏輯功能及測(cè)試一、一、實(shí)驗(yàn)?zāi)康膶?shí)驗(yàn)?zāi)康?、熟悉門(mén)電路邏輯功能。2、熟悉數(shù)字電路實(shí)驗(yàn)箱及示波器使用方法。二、實(shí)驗(yàn)儀器及器件二、實(shí)驗(yàn)儀器及器件1、示波器;2、實(shí)驗(yàn)用元器件:74LS00二輸入端四與非門(mén)2片74LS20四輸入端雙與非門(mén)1片74LS86二輸入端四異或門(mén)1片74LS04六反相器1片三、實(shí)驗(yàn)內(nèi)容及結(jié)果分析三、實(shí)驗(yàn)內(nèi)容及結(jié)果分析實(shí)驗(yàn)前檢查實(shí)驗(yàn)箱電源是否正常。然后選擇實(shí)驗(yàn)用的集成電路,按自己設(shè)計(jì)的實(shí)
2、驗(yàn)接線圖接好連線,特別注意Vcc及地線不能接錯(cuò)(Vcc=5v,地線實(shí)驗(yàn)箱上備有)。實(shí)驗(yàn)中改動(dòng)接線須先斷開(kāi)電源,接好后再通電實(shí)驗(yàn)。1、測(cè)試門(mén)電路邏輯功能、測(cè)試門(mén)電路邏輯功能⑴選用雙四輸入與非門(mén)74LS20一只,插入面包板(注意集成電路應(yīng)擺正放平),按圖1.1接線,輸入端接S1~S4(實(shí)驗(yàn)箱左下角的邏輯電平開(kāi)關(guān)的輸出插口),輸出端接實(shí)驗(yàn)箱上方的LED電平指示二極管輸入插口D1~D8中的任意一個(gè)。⑵將邏輯電平開(kāi)關(guān)按表1.1狀態(tài)轉(zhuǎn)換,測(cè)出輸出邏
3、輯狀態(tài)值及電壓值填表。表1.1A表1.1B表1.1ABCDLVA(V)VB(V)VC(V)VD(V)VL(V)ABCDL0XXX10.0245.0205.0205.0204.16301111X0XX15.0200.0105.0205.0204.16310111XX0X15.0205.0200.0015.0204.16311011XXX015.0205.0205.0200.0094.16311101111105.0205.0205.020
4、5.0200.18411110將邏輯電平開(kāi)關(guān)按表1.1A要求加入到IC的輸入端,采用數(shù)字萬(wàn)用表直流電壓檔測(cè)得輸入輸出的電平值如表1.1B所示,轉(zhuǎn)換為真值表如表1.1。結(jié)論:根據(jù)實(shí)際測(cè)試的到的真值表,該電路完成了所設(shè)計(jì)的邏輯功能。2、邏輯電路的邏輯關(guān)系、邏輯電路的邏輯關(guān)系⑴用74LS00雙輸入四與非門(mén)電路,按圖1.2、圖1.3接線,將輸入輸出邏輯關(guān)系分別填入表1.2,表1.3中。低電平:(2)高電平:低電平:4、用與非門(mén)組成其它門(mén)電路并測(cè)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 門(mén)電路邏輯功能及測(cè)試實(shí)驗(yàn)報(bào)告
- 實(shí)驗(yàn)一 門(mén)電路邏輯功能及測(cè)試 實(shí)驗(yàn)報(bào)告
- 門(mén)電路邏輯功能測(cè)試實(shí)驗(yàn)報(bào)告
- 實(shí)驗(yàn)1基本門(mén)電路的邏輯功能測(cè)試和組合邏輯電路
- 組合邏輯門(mén)電路
- 實(shí)驗(yàn)一集成邏輯門(mén)電路的測(cè)試與使用
- 實(shí)驗(yàn)3設(shè)計(jì)組合邏輯電路實(shí)驗(yàn)報(bào)告
- 組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
- 組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
- 實(shí)驗(yàn)四 集成門(mén)電路參數(shù)測(cè)試
- 邏輯門(mén)電路測(cè)試一共2周
- 集成邏輯門(mén)電路及組合電路
- 門(mén)電路和組合邏輯電路
- 數(shù)字電路組合邏輯門(mén)電路
- 實(shí)驗(yàn)三--直流差動(dòng)放大電路(有數(shù)據(jù))
- 門(mén)電路和組合邏輯電路二
- 基本邏輯門(mén)電路符號(hào)和口訣
- 第11章 集成邏輯門(mén)電路和組合邏輯電路
- 邏輯門(mén)電路和觸發(fā)器
- 電路原理實(shí)驗(yàn)報(bào)告
評(píng)論
0/150
提交評(píng)論